首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 0 毫秒
1.
熊鸣  赵秦川 《电子科技》2014,27(4):64-65,68
介绍一种16通道便携式逻辑分析仪,通过FPGA将高速数据采样并缓存,采用USB控制芯片和FPGA协同控制将数据通过USB接口发送到电脑的上位机上显示,简化了以往逻辑分析仪硬件电路部分,降低了逻辑分析仪的成本且便于携带。重点阐述硬件电路部分的设计。  相似文献   

2.
介绍了一种数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能实现上位机和下位机的数据传输。文章描述了系统的主要组成和FPGA模块化设计的实现方法,主要介绍了USB通信开发并给出了其核心模块的时序仿真波形图。实验证明能通过该USB接口采集数据信息。  相似文献   

3.
介绍了一种数据采集系统的设计,该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能实现上位机和下位机的数据传输。文章描述了系统的主要组成和FPGA模块化设计的实现方法,主要介绍了USB通信开发并给出了其核心模块的时序仿真波形图。实验证明能通过该USB接口采集数据信息。  相似文献   

4.
本文介绍了一种虚拟逻辑分析仪的工作原理及其软硬件设计,详细讨论了在LabVIEW软件平台下组建和设计虚拟逻辑分析仪的方法。该逻辑分析仪可完成数字信号的采集、存储、分析、打印等诸多功能,其数据处理能力和传输速率比传统台式逻辑分析仪有了较大提高,并可随时通过修改软件或者更换数据采集卡实现产品的升级。  相似文献   

5.
为了实现雷达信号处理平台与上位机之间的数据传输,采用USB技术设计一种基于CY7C68013A的数据通信接口。介绍了USB的传输方法及CY7C68013A的性能,着重讨论了通信接口的硬件设计,给出了FPGA控制逻辑的设计方法,讨论了固件程序的设计实现方法。通过实际测试,验证了系统的有效性。  相似文献   

6.
在此以杭州中天32位RISCCPUCK510为内核的HM1521_B芯片上,基于μC/OS-Ⅱ操作系统,实现对USB设备的读写控制。系统采用嵌入式USB主机控制软件的分层结构,着重阐述FAT32文件系统、USB设备枚举和BULK—ONLY传输的具体实现过程。为了节省硬件资源,放弃了USB协议中的繁文缛节,抓住协议核心,设计了精简高效的驱动程序。考虑到各种U盘的不同特性,增强了驱动兼容性方面的设计。整个阶段都由逻辑分析仪给出实测数据抓包截图。  相似文献   

7.
高速USB接口设计   总被引:1,自引:0,他引:1  
介绍了基于USB总线的数据传输卡的设计和实现。USB数据传输系统实现将采集来的数据实时的传送到PC的共享内存缓冲区中。采用CYPRESS公司的接口器件CY7C68013实现PC机与板卡的通讯。使用Xinlinx公司的FPGA编写USB的SlaveFifo模式的接口逻辑,并进行测试。  相似文献   

8.
Agilent的测试解决方案满足USB所有变体的一致性测试需要。通过选择Agilent示波器、BERT、网络分析仪和逻辑分析仪、各种特定的USB测试应用程序和夹具,能快速和精确地测试您的USB设计,以确保符合一致性要求。  相似文献   

9.
高速USB接口设计   总被引:3,自引:0,他引:3  
介绍了基于USB总线的数据传输卡的设计和实现.USB数据传输系统实现将采集来的数据实时的传送到PC的共享内存缓冲区中.采用CYPRESS公司的接口器件CY7C68013实现PC机与板卡的通讯.使用Xinlinx公司的FPGA编写USB的SlaveFifo模式的接口逻辑,并进行测试.  相似文献   

10.
基于FPGA的低成本虚拟测试系统实现   总被引:1,自引:0,他引:1  
设计了一种基于FPGA的单板单片主控器件的低成本即插即用虚拟测试系统。系统包括两路分立信号源、一路虚拟存储示波器和16路高速虚拟逻辑分析仪,结合FPGA、高速DAC/ADC设计特点,采用降速缓存等技术实现了各功能单元。并实现USB2.0接口与上位机的通讯,通过上位机应用软件及驱动程序实现板卡和PC即时通讯、实时控制。根据测量场合不同。各功能单元可独立工作或协调工作。在设计中提出一种基于FPGA结构的改进型低资源消耗率DDS实现方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号