首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
频率合成器是跳频通信的核心部件之一,针对跳频通信的跳频速率越来越高的需求,设计了一种高速跳频的频率合成器。文章在分析比较传统的PLL和DDS频率合成器优缺点的基础上,设计了一种PLL与DDS相结合的频率合成方案,测试结果满足设计要求。  相似文献   

2.
《Planning》2015,(19)
介绍了一种基于USB技术的便携式石油测井测试系统的设计,详细阐述了该测试系统的USB接口开发的方法数据通信过程。该系统使用DSP和FPGA的硬件架构,完成了测井数据的获取和格式转换,并利用USB控制芯片FT245BL实现了测井仪器与PC机之间的通信,实验结果表明该测试系统很好的满足了实验室仪器调试的需要。  相似文献   

3.
《Planning》2014,(1)
阐述了直接数字频率合成技术(DDS)的工作原理、组成结构及应用现状,基于FPGA实现直接频率合成技术的现实意义进行了全面的分析,同时对其硬件电路设计、优化方法进行了阐述。系统采用Verilog HDL语言进行DDS系统建模,并在EDA软件平台上进行系统仿真、综合,最后完成在线逻辑调试与数据仿真分析等工作,仿真结果验证了系统的可行性。  相似文献   

4.
《Planning》2014,(11)
针对超声波电源的负载存在频率漂移这一特性,阐述了一种基于FPGA的数字锁相环频率自动跟踪系统的设计原理及方法。利用XILINX公司生产的SPARTAN-3 FPGA控制芯片对各模块进行了软件仿真,并且把各模块整合到超声波电源系统中进行了实验验证。实验结果表明,该超声波电源具有电路简单、频率跟踪性能好等特点。  相似文献   

5.
《Planning》2019,(15)
本文设计以FPGA控制核心,完成对输入信号的采集和处理;利用PXI接口通信,保证与PXI模块间的软件、硬件兼容性,可以满足更多的应用需求。本方案研究数字示波器原理的基础上,提出了一种基于DDR2大容量存储技术(高达64Msample)和FPGA的高仿真数字存储示波器设计,该数字存储示波器采用宽带信号调理技术,实现大容量存储技术,高速的仿真技术,有利于数字存储示波器广泛用于测试测量、数据采集、生产制造等应用的完整系统。  相似文献   

6.
《Planning》2017,(5):516-521
给出了一种测周的数字频率计的SOPC实现方法.该方法通过配置嵌入式软核MicroBlaze微处理器和封装AXI测频和测占空比IP核,将数据传输到软核处理器,完成系统的功能.数字频率计的参数测量由FPGA逻辑进行实现.计算、控制以及显示由MicroBlaze实现,两者完成对频率和占空比的测量.本系统在Digilent公司推出的Basys3板卡上进行了验证.通过测试,结果表明,本系统测量精确,稳定性好,方案简洁,成本较低.达到了预期的结果,验证了本方案的可行性.  相似文献   

7.
《Planning》2013,(5)
介绍一种频率、幅值可控的波形发生器的设计方案,以MSP430单片机作为控制核心,直接数字合成(DDS)技术完成多功能高频正弦波、方波信号发生器,通过键盘选择输出的波形及其频率值和幅值,实现信号的数据处理和实时显示。该设计实现了信号的宽频率输出、波形的自动切换、100Hz频率步进和幅值可变的功能。测试结果表明,该系统输出信号频率精度高、幅值范围宽,波形清晰、精度高等特点,有较高的使用价值。  相似文献   

8.
《Planning》2015,(19)
RH040型频率合成器采用了直接数字频率合成技术。它是采用数字化技术,通过控制相位的变化速度,直接产生各种不同频率信号的一种频率合成方法。DDS在相对带宽,频率转换时间,高分辨力,相位连续性,正交输出以及集成化等一系列性能指标方面远远超过了传统频率合成技术所能达到的水平,为系统提供了优于模拟信号源的性能。  相似文献   

9.
本文设计了一款基于FPGA的直接数字频率合成器(DDS),其核心部分由Altera EP2C8系列器件实现,使用VHDL语言编程仿真,使其输出频率和幅值可控的三角波、方波和正弦波信号。  相似文献   

10.
《Planning》2019,(3)
针对PowerPC+FPGA双核通信在嵌入式系统中的应用需求,本文在嵌入式Linux系统下,以国产嵌入式PowerPC处理器和FPGA芯片为硬件平台,设计并实现了一种PowerPC与FPGA之间的通信接口,并通过测试程序验证了本设计的正确性和稳定性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号