首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
Symbian平台下基于FFmpeg的H.264解码器的移植   总被引:2,自引:1,他引:1  
王莹  王华 《现代电子技术》2011,34(11):43-46
由于无线网络具有数据传输速率低、带宽不稳定、误码率高等缺点,所以如果想在无线网络上传输清晰流畅的视频流数据,必须有先进的视频压缩技术和高效健壮的传输协议的支持。H.264作为首选的视频压缩标准,但在手机视频的实际应用中,还存在诸多手机的播放器本身并不支持H.264编码格式的视频播放。以此为据,阐述了将开源H.264解码器移植到Symbian手机中的实现过程以及需要注意的几个实际问题,对其他手机平台提供了可借鉴的经验。  相似文献   

2.
H.264软件解码器的优化   总被引:3,自引:0,他引:3  
分析了H.264软件解码器的结构,指出了影响速度的瓶颈,并给出了一种优化方案-从程序结构入手,结合MMX^TM技术,对H264软件解码器进行全面的优化。优化后的解码器在P3/800MHz以上的PC机上能够对于CIF格式的H.264序列进行实时解码。  相似文献   

3.
H.264实时软件解码器的实现   总被引:1,自引:0,他引:1  
对H.264测试模型JM8.4进行优化和改进.从分析模型结构入手,对解码流程进行调整.针对函数模块的耗时情况,采用SIMD技术对重要解码函数进行改写,使解码速度提高,在主流的PC机上可以对VGA和cif格式的H.264序列实时解码.  相似文献   

4.
本文设计了一种综合优化算法,针对XSCALE平台的体系结构进行了内存访问的优化,对解码器的结构缺陷进行了改造,并分析出了几个运算量最大的模块进行汇编优化,使解码播放速度提高了一倍,达到QCIF码流的实时播放。  相似文献   

5.
H.264视频压缩标准是目前广播、电视及多媒体领域的研究热点。本文主要研究如何提高解码器的适应性。使之能顺利解码加入随机噪音的H.264视频源编码的码流,它的实现包括硬件设计和软件设计两部分。  相似文献   

6.
李杰  蔡灿辉 《信号处理》2005,21(Z1):312-315
该文讨论H.264解码器在TI公司的TMS320C64x系列DSP芯片上的实现方法,给出了在闻亭公司的DAM6416P处理平台上优化C语言代码的基本方法和在DAM6416P处理平台上对H.264解码器的C代码进行优化的具体措施.实验结果表明了该优化方法的合理性.  相似文献   

7.
首先简要地叙述了H.264与其他标准相比所具有的优越性,接着系统地阐述了实现H.264全高清解码器的解决方案,并用JM平台对全高清的视频序列进行了解码测试,验证了软解码器方案不具备实时性,采用硬件解码器才是解决全高清视频解码的途径。  相似文献   

8.
H.264视频压缩标准以其优异的性能在广播、电视及多媒体领域得到越来越广泛的应用。同时,对H.264解码器的性能和功能的要求也随之越来越高。为了节约资源,为了满足数字电视主副画面、多路视频会议和监控设备等应用的需求,本文提出了在基于SoC的H.264解码器中支持多码流解码的设计方案,包括软件、硬件和软硬件协同设计。通过仿真和FPGA验证表明,该设计稳定可靠,满足预期功能要求。  相似文献   

9.
H.264视频压缩技术是压缩比很高的技术,且在同等压缩比下有较高的质量,H.264解码器的应用也越来越广泛,而显示控制系统在H.264解码器中是一个关键单元,本文讨论在H.264解码器中通过应用程序设定帧率,从而控制解码器解码速度的显示控制系统。  相似文献   

10.
新一代的压缩标准H.264以其高压缩率与高图像质量而备受青睐,将H.264集成于SoC(片上系统Sys-tern on chip)已成为必然的发展趋势.基于开源免费的32位OpenRISC1200 CPU,设计了H.264解码器SoC系统,系统以OpenRISC1200为核心控制模块,其他所有外围模块包括H.264解码...  相似文献   

11.
介绍了一种H.264(JVT)解码器的软件设计及其优化方法。以H.264测试模型jm50c为参考重新设计H.264解码器,为解码器的设计及优化提供了一种方法。试验结果表明,本方法与jm50c相比,解码速度提高了10-25倍。  相似文献   

12.
邵振  郑世宝  杨宇红 《电视技术》2006,(3):21-23,27
介绍了SoC的发展概况和趋势,提出了一种基于SoC平台的H.264解码器优化设计架构。在设计中采取了灵活的帧场自适应解码策略,对于总线时序需求较高的模块采用了流水线设计,对总线进行了时分复用;在可变长解码部分.对各个功能模块进行了控制分离,这些优化除了可有效地减小时钟频率需求外,还可在一定程度上兼容其它的视额压缩标准.如MPEG-2。最后实现了这个设计,并给出了实验结果。  相似文献   

13.
通过分析H.264软件解码器的结构和复杂度,确定了解码器在优化过程中的重点和难点,并结合TMS320DM642DSP性能特点,详细讨论了在TMS320DM642DSP平台上H.264解码器所采用的优化方法。这些方法主要涉及提高程序代码的并行性和增强存储器访问的效率,重点是运动补偿、IDCT等关键模块的优化。通过实验结果表明,本解码器可以实现CIF格式视频流的实时解码。  相似文献   

14.
为了提高CAVLC解码器的解码速率,提出了一种优化的CAVLC解码器结构,主要包括level解码模块和RunBefore解码模块。level解码模块采用伪并行的结构解码幅值,实现了半个周期解码一个幅值;采用RunBefore与level快速合并的方法,在RunBefore解码完成的同时形成残差系数。建立了该优化结构的RTL模型,并验证了其功能的正确性。利用Xilinx公司的ISE13.3对该设计进行综合,结果显示该设计可以支持1 080 p高清视频的实时解码。  相似文献   

15.
H.264解码器的ASIC解决方案及其FPGA验证平台   总被引:1,自引:1,他引:0  
论述了H.264解码器的ASIC(专用芯片)解决方案及其FPGA验证平台.该方案比常见DSP解决方案有更快的解码速度和更低的能耗,解决了H.264解码器由于算法复杂性增大带来的速度和能耗问题.鉴于大规模SoC芯片验证的复杂性,还比较详细地介绍了该芯片基于FPGA的验证平台.  相似文献   

16.
基于H.264解码中CAVLC的优化   总被引:1,自引:0,他引:1  
文章介绍了视频编解码标准H.264解码器的解码流程,并分析了解码器中的熵编码原理与过程.针对解码过程中所查码表的特点,提出了把码表适当分块来缩小其查表范围的优化方法。从而提高解码器在熵编码过程中的解码速度,以满足实时性的要求。  相似文献   

17.
基于DSP平台的H.264编码器的优化与实现   总被引:1,自引:0,他引:1  
王强  卓力  沈兰荪 《电子与信息学报》2007,29(12):2970-2973
针对H.264编码器的复杂度很高和基于DSP平台的H.264编码器的实时处理实现难度很大的问题,该文首先介绍了H.264标准基本档次的编码结构,对影响编码速度的原因进行了深入的分析。然后针对TMS320DM642芯片的特点,提出一些优化实现方案,最终在DSP平台上实时实现了H.264基本档次编码器。测试结果表明,经过优化,H.264编码器的处理速度有了很大的提高,对于CIF格式的视频序列能够满足视频编码的实时处理要求。  相似文献   

18.
H.264视频压缩技术是目前广播、电视及多媒体领域的研究热点,但在传输的过程中由于物理信道的损伤会导致比特流数据错误或丢失,会引入很多的噪声,本文主要研究如何加入纠错机制并通过软硬件的协同设计的方法以提高解码器的适应性。使加入随机噪声的H.264码流也能够顺利解码。  相似文献   

19.
给出了一种针对H.264解码器中运动补偿模块的有损优化算法,旨在减少H.264解码器的总运算,以更好地适应便携式设备。算法主要对运动补偿模块中的1/2像素和1/4像素插值滤波器进行了优化。由实验结果可知,该算法能够有效地降低运动补偿模块的运算量,同时不会引起明显的视频质量的降低和漂移效应。  相似文献   

20.
裴晓航  何颂颂 《电子技术》2010,37(10):88-90
本文实现了ffmpeg解码器到龙芯3B平台的移植,并针对龙芯3B所支持的向量扩展指令,对ffmpeg解码器进行了向量化。实验结果表明:实现向量化的ffmpeg解码器,其性能比使用GCC向量化编译得到的ffmpeg解码器具有更好的性能,而且性能提升的比率比在一些商业平台上更大。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号