首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
在数据采集和传输系统中,常需进行多路数据的传送和处理。以单片机为核心,研究多路低速数据串行传输的一种实现方法,给出硬件连接图,阐述各部分工作原理及软件设计思路。该实现方法硬件简单,所需芯片少,成本低,可实用于以单片机为核心的多路低速数据串行传输系统中。  相似文献   

2.
基于FPGA的高速实时数据采集系统   总被引:9,自引:0,他引:9  
设计了以FPGA器件XC2VP20为核心处理芯片的高速数据采集系统.通过XC2VP20内部实现的高速状态机和相位延迟时钟作用,采用4片高速AD器件流水工作来提高数据采集速度,同时在XC2VP20内实现的DDR控制器的作用下,将转存到由Block RAM构成一级缓冲阵列中的采集信号送至由DDR构成的主存储器中.整个数据采集系统可实现百兆以上速度的实时采集.  相似文献   

3.
基于ATmega16的多路水文参数采集及无线传输系统   总被引:1,自引:0,他引:1  
引言 为适应防汛和水利调度的现代化、信息化要求,水文监测系统的建设进入了数字化、网络化阶段。在许多重点水域(重点河流、湖泊、水库、水利工程等),往往需要监测多个水文数据才能满足实际需求,包括流速、水位、水质、流量、温度、降水量等。这就为多路数据采集提出了应用需求。另外,大坝上下、河流交汇处、汛情多发地段、引水隧洞等不同地段水文参数往往也各不相同,这就需要进行多点组网实时数据采集和传输。为此设计了一套数据采集和无线传输系统。  相似文献   

4.
基于DShow的多路视频实时采集处理系统   总被引:1,自引:0,他引:1  
金钧  刘锦高 《信息技术》2011,(8):138-140
传统的多路视频采集系统需采用专用的视频采集卡,采用专用的采集设备,由于其价格昂贵,且多由接口方式提供数据,后期合成处理的速度相对较慢,因此提出了基于DShow的多路视频实时采集合成处理系统,该系统使用普通的USB摄像头,配合微软的DShow,能够实时采集处理视频,能有效地用于监控,视频数据处理等地方。  相似文献   

5.
FPGA在信号采集中时钟频率高,内部延时小,控制逻辑由硬件完成,同时可以集成外围控制、译码和接口电路,具有速度快、组织灵活等优势。在需要测量较大面积的动态变化面形并采集大量光栅尺信号时,可以使用FPGA数据采集系统对光栅信号进行采集。在保证采样精度的前提下,为了降低成本和系统复杂度,可以在采集系统中使用多路选择技术。提出了一种基于FPGA和多路选择技术的光栅信号采集方法,使用I/O口相对较少的低端FPGA,配合多路选择开关,通过内部处理,实现了多路光栅信号的采集,结果表明,该法成本低廉且能满足精度的要求。  相似文献   

6.
文章以发电集团数据采集汇集的系统建设为背景,针对集团侧对管理范围内的发电厂数据监视的需求,结合完全自主知识产权的实时数据库与数据传输软件,阐述了基于国产实时数据库的数据采集系统的实现架构。根据OPC、104等现有国际主流规约,总部在集团下属各二级三级单位建立国产实时数据库,通过数据采集软件将数据汇集到数据库并最终上传到集团数据库中。文章简要阐述了系统实现过程中的体系架构、软件特点和接口类型,以便为后续集团大数据的应用打下坚实的数据基础。  相似文献   

7.
运用传感器技术,实时地对一定环境中的温度数据进行采集,并通过FPGA进行实时处理并显示。系统采用模块化设计,通过固化在模块内部的程序,自动对外界温度进行采集和控制,并通过数码管实时显示。经测试,系统运行稳定,维护简便,参数误差为0.2%,非常适用于多路及多点温度实时采集。  相似文献   

8.
刘胜 《电子器件》2021,44(1):77-80
为了解决多路信号并行混合采集存储的问题,文中设计了一种以FPGA为控制芯片的多路并行采集存储系统。该系统选用XC6SLX163CSG324I为主控芯片,设计包括数据采集接收模块、数据存储模块、数据回读模块。数据接收模块包括16路模拟量数据、导引头(DYT)数据、脉冲编码调制(PCM)数据和控制命令数据。该系统充分利用FPGA可重构的优势,对内部资源合理利用,降低了硬件资源开销,对所接收数据进行多路并行采集存储;利用握手原则,减少了数据的丢失。实验结果表明,该系统存储速率最高可达25 Mbyte/s,且备用口回读数据时,帧计数连续,该系统准确性较高。  相似文献   

9.
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。  相似文献   

10.
多路数据循环采集系统设计   总被引:1,自引:0,他引:1  
Cygnal 单片机C8051F020速度高、数字外设丰富,本文主要讲述如何使用这款单片机的SPI数字串行接口控制模数转换芯片ADS1256,实现多路模拟数据循环采集的方法,阐明了应用ADS1256 器件的方法以及控制过程中需要注意的问题,给Cygnal 单片机和ADS1256 及同类型芯片的使用者提供参考。  相似文献   

11.
黄鹤 《电子世界》2012,(6):96-97
为了满足对开关电源实时测量的应用需求,设计了一种基于FPGA和DSP的多路同步实时数据采集系统,该系统利用可编程逻辑器件FPGA将多个功能模块连接在一起,完成了对A/D转换芯片及双口等模块的控制,同时利用DSP进行高速数据运算和处理;文中给出了系统硬件原理框图,并结合系统的设计方案对其中的主要功能模块进行了阐述;该多路同步数据采集系统具有实时性强、集成度高、扩展性灵活等特点。  相似文献   

12.
柴晓东  袁晓 《通信技术》2009,42(7):172-174
DSP是一种适用于进行实时数字信号处理的微处理器。基于DSP的多路数据采集系统相对于基于单片机的数据采集系统更能满足数据采集系统在精确度和实时性方面的要求。它解决了数据采集系统中数据采集速度慢、不能多路数据同时采集的问题。文中首先对芯片CD4060和TMS302LF2407A的特点做了介绍,重点介绍了多路数据采集系统的系统组成、硬件设计和软件设计。该系统以TMS302LF2407A为控制核心,主要完成对外部多路模拟信号的快速、精确采集,实现对多路数据的采集与转换。  相似文献   

13.
逄锦昊  苏涛  杨涛  熊梓成 《电子器件》2015,38(2):447-451
为了测量多路高速数据传输的同步时延,设计了一种同步时延测量系统,采用FPGA的输入输出延迟单元(IODELAYE)和混合模式时钟管理器(MMCM)移动采样点位置,得到不同采样点位置的采样数据,通过计算机分析采样数据,找到传输不稳定的采样点位置,并计算出同步时延。IODELAYE保证了系统的高精度,通过与MMCM的结合,使系统具有宽量程的特点。测试结果表明,该系统性能稳定,测量误差小于0.2 ns,适用于多路高速数据传输场合。  相似文献   

14.
针对雷达IQ光纤数据流高速、实时传输的问题,基于StratixII GX系列高性能FPGA和CPCI标准总线等硬件设备,采用数据率自动判别、乒乓缓存和计算机实时中断处理等关键技术,设计了一种雷达IQ光纤数据采集及传输系统。介绍了系统的组成和设计原理,并对系统的硬件、FPGA和软件设计进行了描述。经实际工程验证,该数据采集及传输系统性能稳定。  相似文献   

15.
基于FPGA的实时图像数据采集模块设计   总被引:2,自引:0,他引:2  
伍乾永  陈彬 《微电子学》2008,38(3):453-456
论述了基于FPGA的实时图像处理系统数据采集模块的设计方法.在该设计中,先将实时图像数据离散成ITU-656数据格式,然后把图像数据分奇偶场存储到SRAM的高8位和低8位字节中,从而实现帧存储,以方便后续处理.该设计在整个系统中进行了联调,经验证,能正确实现实时图像数据采集.  相似文献   

16.
孙进 《信息通信》2014,(10):61-62
数据采集系统在石油化工行业广泛应用,文章给出一种ATmega16单片机控制的多路数据采集系统的设计方案。单片机将现场采集的多路模拟信号转换为数字量,通过LCD12864将其在现场显示,通过AT24C64将数据进行存储,现场采集的信号还可以通过485总线传输至上位机。  相似文献   

17.
针对激光光幕法测试弹丸坐标时需要采集多路光电信号的问题,提出了以FPGA为采集及控制芯片,以FLASH为存储芯片的多路光电信号采集与存储系统的设计。通过将采集到的光电信号缓存在FPGA内建FIFO中,然后对该信号进行处理并存储在FLASH中,使用USB接口与上位机进行通信传输。仿真结果表明,该系统可成功将64路光电信号采集并存储,结构灵活、操作简单,数据准确且存储量大。  相似文献   

18.
结合对PCI总线接口控制芯片S5933的开发,详细介绍了基于PCI总线的一个多路数据采集系统,包括硬件时序和软件驱动程序的开发。最后给出一个用MatLab分析的实验结果,证明该系统性能良好。目前该系统已投入使用,工作稳定可靠。  相似文献   

19.
为了在提高数据采集卡的速度的同时降低成本,设计了一种应用流水线存储技术的数据采集系统。该系统应用软件与硬件相结合的方式来控制实现,通过MAX1308模数转换器完成ADC的转化过程,采用多片Nandflash流水线数据存储模式对高速采集的数据进行存储。搭建硬件电路,并在FPGA内部通过编写VHDL语言实现了采集模块、控制与存储模块和Nandflash存储功能。调试结果表明,芯片的读写时序信号对应的位置准确无误,没有出现时序混乱,且采集速度能保持在10 Mb/s以上。系统实现了低成本、高速多路采集的设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号