共查询到19条相似文献,搜索用时 78 毫秒
1.
基于FPGA 的高速数据采集系统设计 总被引:2,自引:0,他引:2
为了实现高速、连续采样的数据采集系统,介绍了一种基于FPGA 的高速数据采
集系统的构成及技术实现。采用FPGA 作为主控制器,USB2. 0 协议标准传输数据,设计了数
据采集系统的硬件电路,包括模拟信号滤波整形电路,高速AD 接口电路,USB 接口电路等,
实现了对数据的高速连续采集。设计了系统应用软件,包括数据采集板的FPGA 程序和USB
固件程序,上位机应用软件等。实验测试结果表明,系统结构灵活,性价比高,抗干扰能力
强,各项指标均已达到了设计时的要求,具有广泛的实用性。 相似文献
2.
3.
在电力系统谐波分析中,模数转换(ADC)电路是影响系统检测性能的主要环节之一,AD73360具有六通道同时采样、十六位输出和采样频率可编程等优点,特别适合于电力系统谐波测量系统;基于FPGA的谐波分析系统具有逻辑控制能力强、信号处理实时性高和系统抗干扰能力强等特点;以Altera公司的DE2开发板为平台,实现了AD73360采样电路的硬件设计,在Quartus Ⅱ中用Veril-og HDL语言完成了AD73360与FPGA的接口设计,并实现了配置,同时给出了详细的配置流程图,实验证明了该方法的正确性。 相似文献
4.
5.
6.
8.
基于FPGA的高速数据采集系统接口设计 总被引:7,自引:0,他引:7
以基于新一代FPGA——Xilinx Ⅱ—PRO的高速数据采集系统为例,详细介绍LVDS和LVPECL接口匹配设计和高速串行RocketIO技术的实现,并对高速数传系统的输入输出接口的不同实现方式进行分析,给出系统解决方案。 相似文献
9.
10.
为了提高数据的采集速率,增加数据采集的工作效率,研究了一种基于FPGA的高速数据采集系统.该系统是利用FPGA的Virtex系列芯片作为核心芯片,控制12位的A/D芯片ADC12D800,400MHZ的信号经过信号处理转变为差分信号,经过FPGA内部的锁相环倍频变成800MHZ的差分信号,ADC12D800用DES模式... 相似文献
11.
12.
基于FPGA和USB2.0的高速数据采集系统 总被引:2,自引:0,他引:2
USB是近年来在计算机领域日益流行的一种总线形式。在数据采集领域,基于FPGA和USB2.0的数据采集系统不但具有速度快、易扩展等特点,而且凭借即插即用的功能,适用于更广泛的应用场合。本文介绍了数据采集与传输系统的工作原理。硬件部分,给出了各模块的内部结构设计,以及FPGA内部各个功能模块的设计思路和具体实现过程;软件部分,给出了系统的软件结构,以及固件程序流程。 相似文献
13.
基于FPGA的高速图像采集系统设计 总被引:1,自引:0,他引:1
在高速图像采集系统中,CPU时钟资源、I/O端口资源、传输单元等都成为系统的瓶颈。本系统采用FPGA+RAM+USB的设计:FPGA硬件采样模块,有效降低采样时延和CPU时钟资源;独特的RAM时序控制与读写控制分离设计,增加了模块之间的独立性,降低了控制的复杂度;USB设计在实现高速率数据传输的同时又具有低成本、易安装等优点。 相似文献
14.
基于FPGA的PXI数据采集系统设计 总被引:3,自引:3,他引:3
从自主研发的角度,介绍了一种以PXI总线为接口,采用现场可编程门阵列(FPGA)为逻辑控制单元的数据采集系统;在介绍系统总体设计方案的基础上,详细讨论了采集部分的功能实现、FPGA的控制逻辑以及PXI接口电路的设计.晟后分析了仪器的驱动程序;根据本方案研制的数据采集系统已经成功地应用于实际测试系统中,其性能良好,工作稳定,达到了预期的设计目标。 相似文献
15.
介绍基于FPGA嵌入式系统的多通道高速数据采集模块控制器的IP核设计。采用TI公司的6通道同步采集A/D转换器件(ADS8364),针对该器件使用硬件描述语言设计IP核,实现对采集数据的处理,同时设计了IP核与嵌入式系统的接口。在Xilinx公司的ISE开发工具中,利用FPGA器件中的硬FIFO控制器辅助设计IP核,利用嵌入式开发工具EDK建立FPGA嵌入式系统,并添加和修改了用户自定义IP核,通过仿真验证了该方法的实效性。 相似文献
16.
17.
针对同时处理高速多路视频数据的需求,以NiosII软核CPU为核心,通过在FPGA上构建可编程片上系统(Sys—ternOnProgrammableChip,SOPC),利用SOPC系统自定义外设接口,配合DMA技术,完成对A/D转换后的多路视频数据的同时解码采集。视频解码模块采用滑动窗法快速检测定时基准信号。FPGA可重构的特性可以使系统根据实际应用需要在原方案基础上扩展、裁减功能模块,并根据资源情况重构系统,达到资源与效率的最优匹配。 相似文献
18.
基于FPGA的高速数据采集系统的设计与实现 总被引:2,自引:0,他引:2
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求. 相似文献