共查询到20条相似文献,搜索用时 109 毫秒
1.
2.
线性度对线性调频信号脉冲压缩的影响 总被引:2,自引:0,他引:2
对大时带宽线性调频信号的非线性与脉冲压缩的关系进行了理论研究和仿真,分析了误差函数的信号形式,由此得出不同误差形式对脉压结果产生的影响。理论和仿真数据表明:线性度的大小对脉压结果影响很大,能提高旁瓣电平同时造成主瓣展宽,分辨率降低以及主瓣峰值下降。 相似文献
3.
脉压信号因能较好的解决作用距离和分辨能力之间的矛盾以及良好的抗干扰性能得到了广泛的应用。常用的脉压雷达信号为线性调频信号和相位编码信号,而组合脉压雷达信号在抗干扰能力方面更有优势。文中通过仿真计算,使用多种干扰样式,对两种组合脉压雷达信号的抗干扰性能进行了定量分析。计算结果及仿真试验表明,其抗干扰性能优于纯线性调频信号或相位编码信号。 相似文献
4.
采样率对宽带LFM信号数字脉压的影响 总被引:2,自引:0,他引:2
宽带LFM(线性调频)信号数字脉压中,当采样率不能取得足够高时,在不同的采样率下脉压输出结果将发生变化。此时,采样起点和多普勒频率的变化也将影响脉压结果,并且两者对脉压结果的影响有一定的等效关系。通过较全面的仿真,为宽带LFM信号数字脉压的工程应用中合理选择采样率提供了参考。 相似文献
5.
6.
从二相互补编码信号出发,提出了一种设计四相编码脉冲压缩波形的方法。应用适当的信号处理技术,所设计的四相编码脉压波形可以在理想情况下实现零距离旁瓣压输出。计算机仿真结果证实了本方法所设计的脉压波形的实用性。 相似文献
7.
脉内叠加信号利用脉内复制目标信号的方法,使叠加的信号经过脉冲压缩网络后产生密集多目标信号。首先通过理论分析,指出脉压叠加间距与压缩后目标信号是相等的时间关系。然后给出了脉内叠加信号在限幅、限宽条件下经过脉冲压缩网络后的数学表达式,最后通过仿真计算,分析了脉压叠加信号在各种限制条件的脉压性能。 相似文献
8.
一种低时间旁瓣电平,高多普勒容限的脉压信号波形综合及其处理方法 总被引:1,自引:0,他引:1
本文针对某雷达的要求,寻到了一种时间旁瓣电平低、多普勒容限高的脉冲压缩信号-截断高斯窗非线性调频(NLFM)信号,介绍了此信号波形的综合方法,为进一步提高脉压性能,给出了修正型匹配滤波处理方法,并给出了此种信号在小脉压比时经匹配滤波和修正型匹配滤波处理后脉压性能的计算机仿真结果。 相似文献
9.
10.
阐述了NLFM信号的产生和脉压的基本原理,结合某雷达系统的要求,在分析比较了几种波形产生、脉压原理及实现方法的基础上、基于DDS技术和大规模可编程FPGA器件,设计了数字化的NLFM信号的波形产生及脉压处理系统、测量分析结果与模拟仿真基本吻合,可满足系统要求. 相似文献
11.
针对自有加工企业设备使用时间存在限制无法满足产品交货期的综合调度问题,该文提出存在设备时间限制的两个企业协同的综合调度算法。为了保证自有加工企业能够获得更多的收益,需要将加工任务尽可能多地分配给自有加工企业进行加工。因此,需要将加工任务进行有效分解,首先逆向遍历加工树,将自有加工企业设备使用时间上限作为阈值,设计加工任务分配策略对加工树进行拆分并生成自有加工企业加工的拆分加工树,其余部分为协同加工企业加工的协同加工树。然后设计协同选择策略,在考虑到运输问题并满足交货期的前提下,选取使自有加工企业收益最大的企业为协同加工企业。最后实例分析,该算法可以更好地解决加工企业设备使用时间存在限制并带有交货期和收益的企业车间协同综合调度问题。 相似文献
12.
13.
针对某型号相控阵雷达的技术特点和数据处理功能需求,开展了相控阵雷达数据处理算法、数据处理流程设计和数据处理系统工程化实现方法研究,讨论了从视频数据接收到点迹凝聚完成的点迹数据处理流程及点迹数据处理系统工程实现中的关键技术,并对点迹数据处理中的凝聚算法进行了仿真分析,用真实视频回波数据对系统的有效性进行了验证,给出了数字阵列雷达的点迹数据处理流程。 相似文献
14.
激光标刻作为一种先进标识加工模式在生产生活中的应用越来越广泛,激光标刻具有抗磨损、不褪色的优点。激光标刻加工,将激光束照射到加工物体的表面,用以去除或熔化材料以及改变物体表面从而达到加工目的,属于非接触性加工,没有机械力,加工材料不变形,受损小。激光标刻效果的影响因素较多,包括激光器本身的性能、激光标刻软件的质量以及加工工艺水平的高低。其中,图像的处理质量对其最终加工的效果影响较大。JPG格式图像是激光标刻加工过程中遇到的较多的处理对象,文章分别从JPG格式图像转换为PLT矢量图、JPG图像的Photoshop软件处理方法及平面JPG图像转三维图像三个方面分析激光标刻过程中的JPG图像处理方法,对激光标刻加工实践工作过程具有指导意义。 相似文献
15.
Image processing is often considered a good candidate for the application of parallel processing because of the large volumes of data and the complex algorithms commonly encountered. This paper presents a tutorial introduction to the field of parallel image processing. After introducing the classes of parallel processing a brief review of architectures for parallel image processing is presented. Software design for low-level image processing and parallelism in high-level image processing are discussed and an application of parallel processing to handwritten postcode recognition is described. The paper concludes with a look at future technology and market trends 相似文献
16.
Vector directional filters (VDF) for multichannel image processing are introduced and studied. These filters separate the processing of vector-valued signals into directional processing and magnitude processing. This provides a link between single-channel image processing where only magnitude processing is essentially performed, and multichannel image processing where both the direction and the magnitude of the image vectors play an important role in the resulting (processed) image. VDF find applications in satellite image data processing, color image processing, and multispectral biomedical image processing. Results are presented here for the case of color images, as an important example of multichannel image processing. It is shown that VDF can achieve very good filtering results for various noise source models. 相似文献
17.
18.
一种新的图像处理系统的研究 总被引:1,自引:1,他引:0
针对当前图像处理系统存在的处理性能和系统灵活性等问题,提出了一种采用可重构技术和图像并行处理技术实现的图像处理系统。研究了动态可重构技术理论及可重构系统的特点,并且研究了图像并行处理系统的设计及算法实现的方法,分析了目前图像处理系统中存在的问题,利用FPGA(Field)可以多次重复配置的特性,设计了可重构图像并行处理系统。同时,在研究了分布式算法的基础上,实现了图像处理算法。设计了采用多IP核实现图像并行处理系统。系统可以根据计算任务的不同,并同时考虑到并行处理系统负载平衡性,设置不同的计算节点数量,达到了既能够满足系统的需求,又可以节约硬件成本的效果。通过实验,验证了系统的可行性。 相似文献
19.
Klaus Gaedke Hartwig Jeschke Peter Pirsch 《The Journal of VLSI Signal Processing》1993,5(2-3):159-169
A MIMD based multiprocessor architecture for real-time video processing applications consisting of identical bus connected processing elements has been developed. Each processing element contains a RISC processor for controlling and data-dependent tasks and a Low Level Coprocessor for fast processing of convolution-type video processing tasks. To achieve efficient parallel processing of video input signals, the architecture supports independent processing of overlapping image segments. Running at a clock rate of 40 MHz, a single processing element provides a peak performance of 640 Mega arithmetic operations per second (MOPS). For the real-time processing of basic video processing tasks like 3×3 FIR-filter, 8×8 2D-DCT and motion estimation, a single processing element provides a sufficient computational rate for video signals with Common Intermediate Format (CIF) at a frame rate up to 30 Hz. For hybrid source coding of CIF video signals at a frame rate of 30 Hz a multiprocessor system consisting of six processing elements is required. A linear speedup of the multiprocessor system compared to a single processing element is achieved. A VLSI implementation of a processing element in 0.8 µm CMOS technology is under development. 相似文献