首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
采用0.8 μm CMOS工艺,实现了一种用于过采样Σ-Δ A/D转换器的数字抽取滤波器.该滤波器采用多级结构,梳状滤波器作为首级,用最佳一致逼近算法设计的FIR滤波器作为末级,并通过位串行算法硬件实现.芯片测试表明,该滤波器对128倍过采样率、2阶Σ-Δ调制器的输出码流进行处理得到的信噪比为75 dB.  相似文献   

2.
3.
讨论了一种用于∑-△A/D转换器的固定系数半带(half-band)FIR数字滤波器,分析了其线性相位特性和低通滤波特性,给出了频率仿真结果,以及在Cadence设计系统中的电路和版图实现。  相似文献   

4.
基于过采样技术的∑-△ A/D转换器的设计   总被引:1,自引:0,他引:1  
采用基于过采样的∑-△调制技术,设计音频A/D转换器,对量化噪声进行有效的整形,提高了分辨率和带内信噪比(SNR)。对设计进行了详细分析,并给出了有关的电路结构和仿真结果。芯片已采用TSMC 0.18μm CMOS工艺流片成功,在工作频率5.6448 MHz时,该A/D转换器的动态范围达101dB,信噪比为98.2dB,总谐波失真达0.0016%。  相似文献   

5.
洪志良  王晓悦 《微电子学》1998,28(4):265-271
对近采样Σ-ΔA/D转换器作了全面的描述。介绍了Σ-ΔA/D转换器的工作原理,着重推导了转换器中调制器阶数、过采样比和精度的关系,指出了调制器稳定工作的条件。最后,以18位Σ-ΔA/D转换器稳定工作的条件。最后,以18位Σ-ΔA/D转换器的调制器设计为例,详细阐述了Σ-ΔA/D转换器的设计过程,并给出了实验结果。  相似文献   

6.
一种稳定的高阶∑—△模/数转换器   总被引:1,自引:0,他引:1  
文章提出了一种稳定的高阶∑-△模数转换器的设计方法。结合实例,简要说明了多级数字抽取滤波器的设计,并讨论了调制器基内零点优化的方法。设计的∑-△A/D转换器可以满足无线通信应用中大动态范围A/D转换的要求。  相似文献   

7.
提出了一种高速高分辨率的过采样率可配置的四阶基于2-1-1级联拓扑结构的Sigma Delta A/D转换器的设计方法。设计采用的是0.18μm CMOS混合工艺,模拟电路和数字电路的供电电压分别为3.3V和1.8V。该转换器的采样时钟速率最高可以达到64MHz,过采样率可以配置为32、16两种方式,当过采样率为32时,可达到115dB的无杂散动态范围和95dB的信噪比,总功耗约为200mW。  相似文献   

8.
用于过采样Σ-△ A/D转换器的Σ-△调制器   总被引:3,自引:1,他引:2  
分析并讨论了过采样∑-△A/D转换器中一阶、二阶及高阶级联结构的∑-△调制器的性能特点,并编写C语言程序进行行为级仿真,用PSpice进行电路级仿真,利用MATLAB工具对其结果进行分析.结果表明,∑-△调制器具有噪声整形特性,可以提高基带内的信噪比,且三阶级联结构中1-1-1结构性能最优.∑-△调制器与过采样技术相结合可构成高精度、低成本的A/D转换器.  相似文献   

9.
10.
18位过采样∑△A/D变换器设计   总被引:5,自引:1,他引:5  
本文介绍18位精度音频(带宽20kHz)过采样∑△A/D变换器.文中根据精度、阶数和过采样比关系,设计了4阶2-2结构∑△面调制器,在设计梳状抽频滤波器和波数字滤波器时分别应用了模数定理和硬件复用技术.在1.2μmCMOS工艺设计完成后,电路的结构和精度通过ELDO模拟器和C模拟器得到了验证.  相似文献   

11.
用位串行算法实现抽取滤波器   总被引:2,自引:0,他引:2  
抽取滤波器在过采样∑△A/D变换系统中起着最终滤除带外噪声及恢复奈奎斯特抽样频率的作用。位串行算法由于能节约硬件资源和减小传输延迟等优点而在VLSI实现中广泛的应用,本文讨论用位串行算法实现抽取滤波器的结构。  相似文献   

12.
一种用于A/D或D/A过采样转换器的数字滤波器   总被引:1,自引:0,他引:1  
许波  林争辉 《微电子学》2000,30(2):69-71
介绍一种可用于语音处理的低功耗、高速率的抽取和内插数字滤波器的集成电路设计方法.设计中充分降低了硬件复杂度,提高了硬件利用效率.数字滤波的核心运算在乘加运算功能块内进行,节省了硬件耗费,并改变了内存寻址方式,降低了功耗.  相似文献   

13.
对于传统的∑-△A/D转换器(ADC),其信噪比(SNR)随输入信号强度的减小而降低。文章根据自适应理论提出了一种自适应∑-△ ADC的解决方案及相应的电路实现。该电路设计充分考虑了在电路实现中误差的存在,给出了误差自校正电路。仿真结果表明,这种自适应∑-△ ADC的SNR几乎与输入信号的强度无关。  相似文献   

14.
张建臣  徐国治 《微电子学》2002,32(4):294-296
提出了一种改进型的高精度电荷泵电路,并提出了基于此高精度电荷泵电路的低功耗∑-△A/D转换器的构建方法。电路经Star-Hspice模拟,取得了满意的模拟结果。  相似文献   

15.
提出了一种采用流水线采样输入的开关电容型∑-△调制器的实现方法,该方法充分利用了时钟的每一时刻。用此方法设计的∑-△调制器来样速率可提高30%。实验表明,这种方法是完全可取的。  相似文献   

16.
文章针对采样频率为44.1kHz的16位数字音频信号,采用CookBook方法,研究设计了用于过采样率为64倍的音频数模转换器的五阶3比特输出sigma-deha(∑-△)调制器。该调制器通带内信噪比(SNR)的matlab仿真实验结果达到了120dB以上,能够很好的抑制通带内噪声。该调制器设计结构采用前反馈和负反馈分支的∑△型.大大降低了电路的复杂性,使硬件实现十分方便,具有重要的应用价值。  相似文献   

17.
高速采样A/D转换器   总被引:2,自引:0,他引:2  
何遐龄 《微电子学》1998,28(4):247-253
高速采样A/D转换器是集S/H放大器和高速A/D转换器于一体的高速数据采集子系统,是模拟系统与数字系统接口的关键部件,应用方便、广泛。它既是通用IC,又是ASIC,是数据转换器的一上重要发展方向。文章主要叙述高速采样A/D转换器的生产、发展、性能指标、结构、制造技术和应用。  相似文献   

18.
从集成电路设计技术的角度,介绍了Δ-∑A/D转换器中数字下变频解调器的原理和集成实现方法。釆用CSD码,用CIC滤波器、半带滤波器,实现了16位Δ-∑A/D转换器中的抽取器。对所设计的HDL代码进行了综合及仿真。结果表明,设计达到了精度要求,且具有速度快、面积小的特点。  相似文献   

19.
设计了一种Σ-ΔA/D转换器中的数字抽取滤波器。该滤波器应用于音频范围,采用多级多采样率的结构,由梳状滤波器、补偿滤波器以及两个半带滤波器组成。滤波器系数用标准符号编码实现,减少了乘法单元的使用。采用Simulink模拟过采样128倍的4位调制器输出;用Verilog编写用于测试的滤波器代码。在Matlab中分析滤波器输出码流,得到的信噪比为101 dB,能够满足高端音频A/D转换器的要求。  相似文献   

20.
杜尚 《电子产品世界》1998,(6):76-76,70
ADS931是16位1MHz采样A/D转换器。该器件可以精确地采样满量程输入。直到Nyquist频率,没有遗漏码。ADS931的动态性能已被优化,信噪比(SNR)为87dB,总的谐波失真(THD)为-89dB。图1ADS931功能框图封装为40...  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号