共查询到20条相似文献,搜索用时 15 毫秒
1.
基于AMBA总线的DMA控制器IP核设计与分析 总被引:1,自引:0,他引:1
介绍了一种设计基于AMBA总线的DMA控制器IP核的方法。用硬件描述语言(VHDL)来设计实现挂接在AMBA AHB总线上的DMA控制器,并通过可编程逻辑器件(FPGA)完成对设计的验证,最终形成可复用的IP软核,用到ASIC或FPGA中。 相似文献
2.
介绍基于MicroBlaze的SoPC系统中FSL总线的结构特点,并对FSL总线和OPB总线加以比较;给出了基于FSL总线的UART外设IP核的硬件设计和驱动设计,并通过实验加以验证。实验证明,设计的UART外设IP核可以集成到SOPC系统中正常工作。 相似文献
3.
4.
5.
随着微电子技术的快速发展,电子设备逐渐趋向于小型化、集成化且要求设备功耗低、体积小、重量轻、可靠性高,因此在芯片设计中集成UART模块已成为一种趋势。介绍了一种基于AMBA总线的UART模块设计与验证方法,该设计采用了自顶向下和有限状态机相结合的方法,并且在ISE开发平台上采用Verilog HDL语言实现了UART模块的设计,最后借助于FPGA验证平台进行验证。结果表明,基于AMBA总线作为标准接口实现UART模块的设计可以传输准确的数据,可以满足扩展UART通信接口的要求。 相似文献
6.
7.
提出一种按照OCP-IP协议将IP自动封装的方法。被OCP-IP协议封装的IP可以直接集成到带有OCP-IP接口的各种总线上。同时,设计了最常用的AMBA总线的OCP-IP接口,进而实现AMBA总线上OCP-IP核的即插即用功能,加快SoC系统的设计和验证。 相似文献
8.
本文介绍了芯片设计中由ARM公司提出的AMBA总线标准,它包括AHB(Advanced High-performance Bus)与APB(Ad-vanced Peripheral Bus)总线。AMBA中的所有模块均实现了RTL级建模。该IP在ASIC的0.13um标准单元工艺库下对模型进行了综合和优化,并在FPGA上进行了设计验证,最后将给出仿真和验证的结果。 相似文献
9.
冉冉 《计算机工程与应用》2007,43(7):98-100,116
在“双向有线DTV信道传输SoC芯片”中,采用了AMBA总线作为片上总线,为了与外部设备进行串行通讯,必须设计采用AMBA总线接口的UART。介绍了UART的功能结构与实现方法。采用Top—Down的设计方法进行模块化设计,使用Verilog语言进行描述.最终用FPGA验证通过并投入使用。 相似文献
10.
分析了UART核的结构和智能卡的传输协议,提出一种基于UART核的智能卡接口IP核的设计。该设计以成熟的UART核为基础,无需编写异步串口的时序与接口逻辑,仪在串口核中增加收发缓冲器和协议处理等模块,减少了工作量并缩短了开发周期。最后对所设计的IP核进行仿真和实际测试,结果表明该IP核设计正确,运行稳定,适合在多卡系统中应用。 相似文献
11.
12.
13.
14.
使用SystemC设计UART IP核 总被引:1,自引:0,他引:1
IP核技术是系统芯片SOC设计中的一个重要部分,如何实现和利用IP核减小SOC设计的复杂度成为目前微电子设计中的热点。将UART通信技术核心功能设计成紧凑的IP核,易于应用在各种嵌入式环境。本文说明了如何使用SystemC语言工具设计该IP核。 相似文献
15.
16.
IC设计已经进入系统芯片(system on a chip,Soc)时代。片上总线作为SoC集成系统的互连结构,可以解决各个IP功能模块间的相互通信问题。AMBA总线由于其高性能和ARM处理器的广泛应用以及该总线协议的完全开放性,逐渐成为事实上的SoC总线标准。对现有的微处理器IP核按照AMBA ASB片上总线的协议进行改造,使其能够作为主设备方便的集成在SoC系统中,并使用FPGA验证了基于AMBA总线的系统集成的正确性。 相似文献
17.
18.
杨峰 《数字社区&智能家居》2010,(6)
该文详述了一种基于wishbone总线接口的IIC总线控制器IP核设计,给出了该IP核的系统接口以及各个子模块的详细设计方法,并对该IP核进行了仿真和验证。 相似文献
19.
文章以蓝牙通信协议为研究对象,利用系统建模语言SystemC建立了周期精确的事务级蓝牙模型,并将该模型接入到AMBA总线上,实现了蓝牙模块之间的通信,模型运行时使用SystemC自带的仿真核。实验结果表明:本模型完全符合蓝牙协议规范,实现了在SoC设计前期的高层仿真和验证。 相似文献
20.
UART控制器是计算机串行通信子系统和电信领域广泛使用的设备;针对工程应用中UART内部FIFO空间不能满足需求的问题,结合UART的特点以及FPGA设计可移植性的优势,提出一种基于FPGA芯片的嵌入式UART IP核设计方法;对于接收和发送通道分别配置有256字节的先进先出堆栈,有效减小了对CPU资源的占用,提高了IP核性能;而且在每帧数据之间增加字间隔,并通过编程设置字间隔长度,可有效解决不同设备间处理数据速度有差异的问题;利用硬件描述语言VHDL来实现设计,并完成了UART的功能和时序仿真,结果显示设计满足要求,具有良好的使用价值。 相似文献