首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 46 毫秒
1.
基于ARM7TDMI的手持多媒体应用处理器-"Garfield"SEP3203   总被引:1,自引:0,他引:1  
引言 毫无疑问对于手持设备而言无线与多媒体应用已经成为产品的发展方向.就无线而言,现在的解决方案包括GPRS,CDMA1X,WLAN,Bluetooth等.  相似文献   

2.
介绍采用AT89S2051单片机配合串行E^2PROM存储器,实现CPLD/FPGA器件的被动串行模式的下载配置,阐述了其原理及软硬件设计。  相似文献   

3.
引言。系统设计者在对FPGA和供应商做选择前,必须进行评估工作,有许多关于这方面的判据。其中之一是FPGA引导配置方法。倘若系统设计者需要非易失性的器件,则可以选择非易失性的FPGA,即Lattice的ispXPGA。ispXPGA系列,它提供单片,自引导FPGA解决方案。然而,如果系统设计要最佳地使用易失FPGA,设计者必须规划在系统启动时,如何对FPGA进行配置。  相似文献   

4.
徐金波  章杰  钟锐   《电子器件》2006,29(2):561-564,568
对ARM7和ARM9在嵌入式实验系统中的应用做了比较。阐明了嵌入式实验系统采用基于ARM7微处理器的优点,首次把基于ARM7TDMI的SEP3203微处理器应用于嵌入式实验系统的设计。本设计充分利用了SEP3203芯片丰富的管脚,采用模块化设计,提高了系统的稳定性,降低了系统的成本。本系统可适用于接口类、人机交互类、无线通讯类和操作系统类的实验。  相似文献   

5.
本文讨论了Cycione系列器件的不同配置方法,提出一种单片机结合FLASH存储器的被动串行配置方案。  相似文献   

6.
基于MCU的CPLD/FPGA配置   总被引:1,自引:0,他引:1  
以PowerPC860为例,结合CPLD/FPGA的一般配置方法,从基本原理、硬件设计、软件操作等几个方面较详细地论述了如何利用MCU配置CPLD/FPGA芯片。给出了PS配置时序、配置电路的硬件连接、配置操作过程和CPU源程序。文末总结了该方法的优点。  相似文献   

7.
以Altera公司的Acex1K器件和专用配置器件EPC2为例,详述了如何利用下载电缆ByteBlasterMV对FPGA进行被动串行(PS)配置和对EPC2的编程过程;重点介绍了根据配置时序实现FPGA专用配置器件EPC2的硬件电路和相关软件应用过程;实验可多次编程,实现了FPGA的配置功能;证实了利用下载电缆对EPC2的编程和配置fpga的可行性和实用性.  相似文献   

8.
吴乾科  陈国庆 《电子科技》2013,26(9):124-126,130
由于基于SRAM工艺的FPGA器件具有掉电易失性,故在一些工程系统中可采用被动配置的方法,文中以Altera公司的EP4CE6为例,利用单片机采用PS配置方式为FPGA进行上电加载及远程加载,并应用于显示远程控制系统中。实践证明,此方案加载成本低、简单易行、可靠性好、解决了采用SRAM工艺的FPGA器件掉电易失性的问题。  相似文献   

9.
讨论了基于SRAM技术的现场可编程逻辑器件FPGA的配置方法,并以Altera公司EP1C6Q 240在工程中的实际应用为例,提出了一种工程实际应用的基于USB 2.0接口,利用计算机加微处理器对FPGA进行在线串行配置,而省了存储器的方式,具有硬件成本低、调试灵活、易于在线升级和修改等优点,可广泛应用于工程开发领域。  相似文献   

10.
由CPLD&flash实现大规模FPGA配置   总被引:1,自引:0,他引:1  
周翔  吕骏  王匡  张明 《电子技术》2004,31(5):7-9
文章介绍了通过CPLD和片外flash实现FPGA的配置,采用PS模式可以兼容专用配置芯片,并可以实现FPGA的在线升级,最后给出了系统设计方案、硬件电路设计和软件流程图。  相似文献   

11.
对某款税控收款机在电磁兼容性测试中遇到的一些具体问题,如静电测试时设备死机、传导和辐射测试时在某频段超标等进行了分析,找到了问题的症结所在,并提出了改进措施;改进后,测试结果符合相关标准的要求。  相似文献   

12.
针对税控收款机产品可追溯性的要求,制定出了“税控收款机生产企业资质认定”后续监督管理体系具体的标识方案,并在此基础上制定了标识信息处理的信息系统。  相似文献   

13.
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的百万门级FPGA验证平台。介绍了怎样设计平台并利用该平台进行IP核验证、底层硬件驱动和实时操作系统及高层应用软件的验证。使用该平台能够基本验证SoC系统的设计,并加快SoC系统的开发。整个系统原理清晰,结构简单,扩展灵活、方便。  相似文献   

14.
基于ARM7TDMI的SoC芯片的FPGA验证平台设计   总被引:4,自引:0,他引:4  
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的FPGA验证平台,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证.使用该平台通过软硬件协同设计,能够加快SoC系统的开发.整个系统原理清晰,结构简单,扩展灵活、方便.  相似文献   

15.
俞超  童正宁  章杰  夏潇  凌明   《电子器件》2006,29(2):569-572
介绍了一种采用FPGA实现的IC卡双卡读写系统,拓宽了SEP3203微处理器应用范围,并给出了FPGA的具体实现方法和软件设计。该系统通过采用改变片选而不对卡掉电的方法,实现双卡之间的报文鉴别代码验证,用于双卡数据通讯、身份验证、数据存储,并已实际应用于金融收款嵌入式设备中。  相似文献   

16.
简要介绍了智能卡(IC)原理,并对税控IC卡在税控流程中的应用进行了研究。重点讲解了税控IC卡在税控安全方面的作用。  相似文献   

17.
陆一鸣  闫华  钟锐 《电子器件》2007,30(3):1105-1108
实现了一种通过FPGA来扩展微处理器SEP3203的PS/2接口的软硬件结合的方法.嵌入式处理器模拟出的I/O口时序受到各种因素的影响,纯软模拟结果无法保证符合PS/2传输协议,这将增加编程的复杂度,并且破坏程序的可移植性.通过软件和FPGA的结合,保证了PS/2接口收发数据的精确性和可移植性,并为上层提供了PS/2接口的嵌入式系统驱动.经过在PC机上ARM ADS软件环境下测试,响应延时小于200 μs,完全符合协议标准.  相似文献   

18.
基于FPGA的ARM SoC原型验证平台设计   总被引:2,自引:0,他引:2  
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号