首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
提出一种由主控器CPU、CPLD和闪存Flash组成的FPGA在线配置方法。闪存Flash用于存储FPGA的配置数据,CPLD读取闪存Flash中的配置数据,采用快速被动并行方式(FPP,Fast Passive Parallel)配置FPGA,主控器通过主控接口与CPLD通信,实现对闪存Flash中配置数据的更新和维护。  相似文献   

2.
《软件》2007,(7)
当系统运行了一个嵌入式实时操作系统时(RTOS),操作系统通常都是使用非易失的存储器来运行软件以及采集数据。存储器的选择面很广阔,其中包括电池供电的SRAM(静态随机访问储存器),各种各样的闪存以及串口EEPROM(电可擦的,可编程的只读存储器)。  相似文献   

3.
介绍了一种基于AVR单片机的大容量采集存储测试系统。详细介绍了测试系统的工作流程、器件的选择、测试系统的软硬件电路设计等。测试系统使用AVR单片机和复杂可编程逻辑器件(CPLD)对大容量闪存进行控制,充分利用了CPLD的高速和微控单元(MCU)控制灵活的特点,实现了对闪存的读、写、擦操作以及与上位机通信的控制。采用大容量的闪存芯片存储数据,使得测试系统在突然失去电源的情况下依然能够保持测试所得的数据,以便于回收后准确的显示所记录的数据以供分析,实现了代码和数据的固态存储。  相似文献   

4.
采用MAX Ⅱ系列CPLD器件来实现LCD控制器。由于MAX Ⅱ CPLD是唯一具有用户闪存(UFM)的CPLD,因此用一片CPLD芯片就可完成LCD全部的时序控制、显示控制等功能,这样无需再加入其它的接口器件,使微处理器和LCD显示模块之间的接口电路变得更加简洁。本文对LCD控制器的硬件及软件都给出了较详细的说明,并在EPM240ZM上实现了LCD控制器的功能。  相似文献   

5.
数十亿美元的存储器市场存在3类产品的竞争. 在当今的电脑、汽车、手机、媒体卡以及便携(优盘)存储器上使用的数十亿芯片,在空置状态下不消耗任何功率,却能通过轻触开关而实现数据和指令的处理.此类芯片大多数是闪存芯片,一种利用电能进行的可擦去及可编程的只读存储器.  相似文献   

6.
飞行控制系统半物理仿真中三轴转台姿态信号精确测量是实现闭环飞行控制仿真可靠、稳定运行的关键;文章介绍了一种基于CPLD的三轴转台姿态信号测量板卡,采用原理图和VHDL硬件描述语言完成了CPLD内部逻辑电路的设计;板卡上一片CPLD芯片完成了三轴转台姿态信号的实时测量与数据处理,C8051F005单片机实现与上位机的数据通信和指令的接收;测量数据和上位机指令均采用Modbus协议在RS485总线上传输;在半物理仿真中的实测结果表明:姿态角测量误差小于3″,使用CPLD降低了成本,提高了数据处理速度和计算精度,数据传输稳定。  相似文献   

7.
用CPLD和FLASH存储器配置FPGA   总被引:3,自引:0,他引:3  
随着FPGA生产商推出更高密度FPGA器件,要求更多的配置芯片存储配置数据并配置FPGA.本文介绍了采用计算机并口下载配置数据并用CPLD、FLASH存储器组成的被动串行(PS)配置系统配置高密度FPGA的方法,其方法是用CPLD作为控制器控制FLASH存储器对高密度的FPGA进行配置,通过使用一个FLASH存储器和一个CPLD器件可代替容量有限的专用配置芯片,具有配置速度快、实现容易的特点.  相似文献   

8.
北京2013年9月4日电/美通社/--LSI公司(NASDAQ:LSI)发布其最新LSI?SandForce?闪存控制器的创新技术,并在近期举行的美国加州闪存存储器峰会上进行了演示。
  LSI?SandForce?闪存控制器的新技术包括LSI SHIELDTM技术。这是一种高级的纠错方法,即便同时使用出错率较高的廉价闪存存储器也能实现企业级的 SSD 耐久度和数据完整性。SHIELD是低密度奇偶校验(LDPC)代码与数字信号处理(DSP)的一种独特实现,其将用于新一代SandForce闪存控制器。该技术完美融合硬判决、软判决和DSP,可提供面向闪存存储器的最优化综合纠错码(ECC)解决方案。  相似文献   

9.
郝记生  张曦煌 《计算机工程与设计》2007,28(13):3175-3177,F0003
NAND闪存存储器已经成为嵌入式系统中非常重要的组成部分,在各种嵌入式产品中有广泛的应用前景,但NAND闪存存储器目前主要用来数据存储,并不能像NOR FLASH一样以XIP(execute-in-place,芯片内执行)方式执行代码.针对目前3G应用通讯的特点,通过引入缓存机制实现了具有XIP功能的NAND FLASH存储系统,这样大降低了系统的成本,最后根据实验得出结果与其它的存储架构作了比较.  相似文献   

10.
为简化嵌入式系统利用NAND闪存保存大容量数据的设计复杂性,提出一种利用铁电随机存储器( FRAM)构建固态存储器实现快速高效存取的方法。制定串行 FRAM 与 RAM 相结合的最优存储协议,给出查询存储器块的概念和串行FRAM存储数据的快速查询算法,介绍串行 FRAM 与 RAM 相结合的存储协议和FM24 W256的块读写算法。51单片机的电机驱动总成载重测试仪设计与工业性实验结果表明,利用FRAM设计的固态存储器,具有软硬件开销小、存取速度快、实现简单可靠的特点,能满足嵌入式系统长期存储的要求。  相似文献   

11.
一种FPGA的远程系统升级方法   总被引:1,自引:0,他引:1  
介绍基于SRAM工艺的FPGA器件的配置方法。结合嵌入式处理器应用,设计一种使用CPLD器件及通用大容量Flash的FPGA远程系统升级方法。最后对该方法在系统性能、复杂度和经济性等方面的优越性进行了比较和分析。  相似文献   

12.
基于CAM的闪存无效块管理算法   总被引:2,自引:1,他引:1  
针对NAND型闪存无效块结构,提出基于CAM的闪存无效块分类匹配算法。针对闪存擦除、写入和读取操作过程中无效块管理给出相应策略。在数据写入闪存过程中,采用片外SRAM数据备份的方法防止数据存储错误。通过搭建FPGA实验平台,证明该算法能发现新增长的无效块,实现连续无效块快速匹配,并对数据进行冗余备份。  相似文献   

13.
基于CPLD的单片机VGA显示系统的设计   总被引:1,自引:0,他引:1  
为有效解决单片机在VGA显示方面的速度和资源问题,提出了基于CPLD和扩展SRAM来辅助单片机实现VGA图像显示的方法;通过ATmega128和EPM3256之间总线方式通信,将采集数据保存到SRAM的指定地址中,更新完SRAM后,采用中断方式通知CPLD将SRAM中数据按一定要求刷新到VGA上,并给出了各模块的仿真波形;通过实例表明,可以很好地实现单片机的VGA接口显示,达到了预期的效果,具有一定的实用性和推广价值。  相似文献   

14.
基于CPLD和AD9248的高速采集系统的设计与实现   总被引:1,自引:0,他引:1  
设计了一个基于AD9248和CPLD的高速数据采集系统,通过CPLD实现的状态机来控制AD9248的采样,同时把采样数据实时地转存到由SRAM组成的本地大容量存储器中.整个数据采集系统可实现双路信号的50M以上实时采样.  相似文献   

15.
基于ADS8364的数据采集系统设计   总被引:9,自引:2,他引:7  
开发了基于DSP和ADS8364的数据采集处理系统。该系统主要由信号调理模块、A/D转换模块、DSP处理器模块、CPLD逻辑控制模块、Flash存储器模块和CAN总线通信模块组成。它能够在板卡上实现信号的采集、前端处理和存储,并能通过CAN总线与上位机通信,实现数据的存储、后端处理及在PC104上显示。  相似文献   

16.
本文提出了一种基于CPLD的高速数据采集系统的设计方法。通过CPLD控制数据连续采集、缓冲,然后通过单片机(C8051F430)读取缓存在SRAM中数据,并且通过USB2.0将缓冲区数据转移到硬盘管理卡,由硬盘管理卡将数据存入海量硬盘。再利用PC机的强大数据处理功能,配合Microsoft VisualC++6.0的MFC类库,设计出一套集数据采集、处理和分析的可视化系统。  相似文献   

17.
针对嵌入式微控制器内部自带RAM资源的不足,本文介绍了一种扩展外部SRAM数据存储空间的设计方案.系统采用飞思卡尔Kinetis平台的K60系列MCU,外部SRAM选择ISSI公司的IS61WV102416BLL高速CMOS存储芯片.并自行设计了一款低成本的高速反相器,通过Kinetis平台自带的FlexBus总线模块实现外部SRAM数据存储空间的内存映射,满足了一般高端嵌入式产品需求.  相似文献   

18.
针对采用专用像素控制技术的建筑物立面大型LED装饰屏,研制了一种嵌入式高带宽的网络通信控制系统。系统采用具有硬件TOE功能的嵌入式微控制芯片AX11015作为主处理器,同时利用CPLD和SRAM构建用于码流缓冲的大容量FIFO存储器,并在此硬件平台上移植入小型嵌入式TCP/IP协议栈uIP0·9,实现了LED视频数据的高速网络传输。经实验和实际工程检验,系统可以通过UDP方式流畅地传输非压缩的视频数据,是一种高效可靠的大型LED屏幕网络传输控制途径。  相似文献   

19.
针对一种挖掘机模拟训练器操控系统的测试平台,设计了一种信号采集与处理系统。使用复杂可编程逻辑器件CPLD来控制高速A/D转换器和存储器SRAM,实现高速数据采集;利用DSP来进行整个操控系统的控制以及数据访问和处理。阐述了系统的硬件及软件设计方案,对信号采集及SPI通信等进行了功能性测试,并加以分析。实验结果表明,该系统软硬件设计合理,满足使用要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号