首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
邱军  向农  林立 《电子器件》2004,27(3):490-492
介绍了FIR数字滤波器的硬件实现技术,结合Altera公司的FLEX10K系列芯片提出了实现FIR数字滤波器的硬件电路的方案,设计出一种8阶FIR数字滤波器,并且推广到16阶及32阶,以及实现滤波器的AHDL语言。基于FPGA的电路系统设计及其仿真结果表明此系统合理、可靠且满足设计要求。  相似文献   

2.
基于FPGA的OFDM调制器设计与实现   总被引:1,自引:0,他引:1  
胡同花  周维龙 《电子设计工程》2011,19(15):139-141,144
介绍了OFDM信号的优点,并分析了其实现原理,提出一种OFDM高性能数字调制器的FPGA实现方案;采用自顶向下的设计思想,将系统分成FIR滤波器、数控振荡器、移相器、乘法电路和加法电路等5大模块,重点论述了FIR滤波器、数控振荡器的实现,用原理图输入、VHDL语言设计和调用FIR IP核相结合的多种设计方法,分别实现了...  相似文献   

3.
本文介绍了分布式算法(DA)在数字信号处理方面的应用原理,结合Altera公司的Cyclone系列芯片提出了实现FIR数字滤波器的硬件电路的方案,设计出一种16阶FIR低通数字滤波器,以及实现滤波器的VHDL语言,并进行了软件仿真.仿真结果表明此系统合理、可靠且满足设计要求.  相似文献   

4.
李星  杨家玮 《电子科技》2006,(7):16-18,22
提出了一种采用现场可编程门阵列器件(FPGA)设计FIR数字滤波器的方案,利用MATLAB软件对滤波器的系数量化进行了计算和仿真,对用VHDL语言描述的滤波器进行综合和仿真,结果能够达到设计要求.  相似文献   

5.
李立礼  王强 《现代电子技术》2009,32(16):146-148,152
有限冲激响应(FIR)数字滤波器的设计实质是一个多参数优化的问题,而传统的一些优化设计方法,如遗传算法、神经网络法等,存在算法复杂,收敛速度慢,效果不明显等缺点.提出一种改进粒子群优化算法(IMPSO)的FIR数字滤波器设计.该方法首先根据粒子聚合度情况引入变异思想,克服PSO算法容易早熟的毛病,对算法进行改进,然后利用改进的IMPSO搜索滤波器参数的最优解,对FIR滤波器进行优化设计.实例设计FIR数字低通、带通滤波器,仿真结果表明,该方法具有算法简单,收敛速度快,鲁棒性好等优点.  相似文献   

6.
粒子群优化算法在FIR数字滤波器设计中的应用   总被引:18,自引:0,他引:18       下载免费PDF全文
李辉  张安  赵敏  徐琦 《电子学报》2005,33(7):1338-1341
本文针对有限脉冲响应(FIR)数字滤波器的设计实质上是一个多参数优化问题,提出了一种用粒子群优化算法(PSO)设计FIR数字滤波器的方法.首先将滤波器的设计问题转化为滤波器参数的优化问题,然后利用粒子群优化算法对整个参数空间进行高效并行搜索以获得参数的最优化.FIR数字低通、带通滤波器设计实例证明了该方法的有效性和优越性.  相似文献   

7.
基于FPGA的对称MAC FIR数字滤波器的设计   总被引:1,自引:0,他引:1  
对传统直接型FIR滤波器进行了改进设计,给出了一种对称MAC FIR数字滤波器的FP-GA实现方法,利用MATLAB软件对滤波器的系数量化进行了计算和仿真,对用VHDL语言描述的滤波器进行综合和仿真,结果能够达到设计要求。  相似文献   

8.
基于FPGA的数字滤波器模块化研究   总被引:3,自引:0,他引:3  
数字滤波器是语音与图像处理和模式识别等应用中的一种基本的数字信号处理部件,文中提出了一种采用现场可编程门阵列器件(FPGA)实现FIR数字滤波器的方案,并以Altera公司的FPGA器件EPF10K10为例完成了FIR滤波器的模块化设计过程。设计的电路通过软件程序验证和硬件仿真,结果表明:该设计方案实用可靠,可为今后的数字滤波器模块化研究提供另一种思路。  相似文献   

9.
FIR数字滤波器的设计与实现   总被引:2,自引:0,他引:2  
在数字信号处理中,数字滤波器是一种被广泛使用的信号处理部件。分析了FIR(有限冲激响应)数字滤波器的结构特征,得到了满足系统要求的数字滤波器设计方法,结合实际工程所要求的数字滤波器指标,利用MATLAB对FIR数字滤波器进行了设计和仿真,并根据FIR数字滤波器输出的幅频特性和相频特性图对滤波器的参数进行调整,从而得到满足性能要求的最佳数字滤波器参数。采用DSP芯片实现所设计的FIR数字滤波器。  相似文献   

10.
基于FPGA的数字滤波器的设计与实现   总被引:2,自引:2,他引:0  
提出了一种采用Altera公司开发的DSP Builder技术实现数字滤波器的设计方案。以一个16阶低通FIR数字滤波器,并采用状态机控制采样信号作为滤波器的输入信号,通过生成的.bsf文件设计系统的顶层电路,设计并完成了在联星科技的NC EDA 2000C实验箱上滤波器的软硬件仿真与验证。结果表明,电路工作正确可靠,能满足设计要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号