首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 125 毫秒
1.
针对破片测速系统对数据存储速率快、可靠性高的要求,提出了基于流水线设计的数据快速存储方案和基于FPGA片内建立虚拟存储器来管理FLASH坏块列表的方法。 该方法有效降低存储系统的平均响应时间,将数据流的存储速率提高了近2倍;并且有效地屏蔽FLASH的坏块,保证了破片数据存储的可靠性。 试验表明:该方法使数据存储速率提高到2.4Mbytes/S,为原始速率的3倍。数据存储的可靠性为100%。  相似文献   

2.
宁飞 《电子测试》2010,(12):64-68
在当今数字时代,NAND Flash由于其非易失性和读写速度快等原因而在大容量存储中的应用越来越广。但由于Flash中不可避免的会出现坏块,对大容量存储的速度与精度都造成了影响,针对大容量存储中NAND Flash存在坏块对其造成的影响,我们主要研究了NAND Flash中坏块出现的原因,对坏块进行的分类,并提出了相应的管理方案。实践证明,经过对坏块的管理,Flash存储数据的安全性和存储速度都有了很大的提升,提高了系统的整体性能。  相似文献   

3.
《信息技术》2015,(12):117-120
文中以宽带雷达信号记录为背景,介绍了一种基于NAND FLASH的高速海量存储系统的组成机制和设计方案。系统采用NAND FLASH作为存储介质,FPGA作为主控芯片,通过跨LUN流水操作和ECC校验,实现对高速实时数据的可靠存储。并提出一种有效的坏块管理机制,较为高效地完成坏块管理,同时节省了系统资源。实验结果表明,系统可以以600MB/s的写入速率,300MB/s的读取速率稳定工作。为宽带雷达信号的实时记录研制提供了有力的技术支撑。  相似文献   

4.
高速数据同步存储系统设计   总被引:2,自引:0,他引:2       下载免费PDF全文
介绍了一种高数同步存储系统的设计方案。系统使用NAND Flash构建片内存储阵列、同步管理技术和流水线的设计方案提高其存储速度。在Flash的同步模式下的读、写技术基础上,引入了片内Flash阵列管理方法,使整个Flash的存储速度有了大幅度的提高。同时针对Flash的坏块检测问题,引入了片外存储坏块地址的方法,提高了系统的坏快检测效率,保证系统的稳定性的同时,最大程度上提升了系统的性能。测试结果表明,该系统存储速度快、存储容量大、可靠性高。  相似文献   

5.
高速数据采集存储板卡设计   总被引:1,自引:0,他引:1  
介绍所设计的高速数据采集高速、大容量存储卡和系统实现方案。A/D采集采用8位的1 GHz A/D转换芯片,高速大容量存储采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,针对来自A/D的高速数据,引入多级流水和冗余校验技术,能够屏蔽FLASH的坏块。实现了用高密度、相对低速的FLASH存储器对高速实时数据的可靠存储。另外,通过桥接芯片PCI9656,可以很方便地实现同主机的高速的数据通信。  相似文献   

6.
高速大容量FLASH存储系统设计   总被引:7,自引:0,他引:7  
介绍所设计的高速、大容量存储卡的组成机制和系统实现方案.采用固态存储芯片FLASH(闪存)为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,针对外部高速数据的输入,引入了多级流水和冗余校验技术,并自动屏蔽了FLASH的坏块.成功实现了用高密 度、相对低速的FLASH存储器对高速实时数据的可靠存储.另外,通过USB和CPCI接口,可以同主机进行良好的数据通信.  相似文献   

7.
NAND flash图像记录系统坏块管理关键技术   总被引:2,自引:0,他引:2       下载免费PDF全文
提出了NAND flash型高速大容量图像记录系统的高效坏块管理方案。针对坏块表的快速检索和可靠存储问题,提出了基于位索引的坏块信息快速检索结构;为解决坏块快速匹配问题,提出了基于滑动窗口的无效块预匹配机制;对于突发坏块造成写入速度下降问题,提出了滞后回写机制。系统架构全部用硬件方式在FPGA中实现,实验结果表明:检索8个物理块坏块信息仅耗时2个时钟周期;预匹配和正确物理地址生成耗时都为0个时钟周期;突发坏块发生时系统写入速度不受影响,滞后写回在最差情况下耗时也仅22.280 36 ms;系统持续写入速度最大为848.65 MB/s,读取速度为1 265.5 MB/s,擦除速度为9 120.245 MB/s,系统存储容量为160 GB,坏块管理保留容量为8 GB,纠错能力为1 bit/512 B。  相似文献   

8.
超大容量NAND FLASH坏区管理方法的设计与实现   总被引:1,自引:0,他引:1  
嵌入式统中存储设备的性能是决定整体系统性能的核心环节之一,NAND FLASH具有容量大、速度快、成本低等很多优点,在各嵌入式系统中广泛应用,如何有效地对NAND FLASH进行坏块管理对NAND FLASH的应用尤为重要。分析了NAND FLASH上FFS的功能结构,对存储空间管理、坏块回收、损耗均衡等控制进行了描述,然后给出了与Win-dows文件系统完全兼容的FLASH文件系统,有效地对超大容量NAND坏区进行管理。  相似文献   

9.
畅琳  沈小林  刘长明 《电子世界》2014,(19):144-145
该数据记录设备的存储系统采用FPGA为控制核心,存储介质选用NAND FLASH 存储芯片,采用乒乓工作思想,利用并行处理技术和流水线技术实现了多片低速FLASH时高速数据的存储,提高了整个系统的存储容量和存储速度。  相似文献   

10.
基于FPGA的NAND FLASH控制器   总被引:2,自引:0,他引:2  
主要介绍现场可编程阵列FPGA在NAND FLASH芯片测试仪系统中的应用,由于芯片本身内部结构非常复杂,还可以允许坏块的存在,而且坏块的数目在使用过程中还可以增加,这使得对芯片进行操作变得非常难,而利用FPGA对NAND FLASH进行控制,可以非常方便地对他进行读写、擦除以及坏块判断等几种重要的操作,从而能快捷、准确、稳定地测试出芯片的好坏,为NAND FLASH厂商和用户提供更为准确的判断依据。  相似文献   

11.
针对低成本、小型化的数据记录系统的应用,提出了一种数据缓存技术解决方案。存储模块是由闪速存储器芯片(NAND Flash)组成的存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心。分析存储系统的结构及控制平台的实现过程,并对系统工作原理及并行分路技术进行讨论。深入研究Flash阵列的存储过程,提出最小FIF...  相似文献   

12.
为了匹配存储系统和数据采集的速度,克服Flash擦除次数引起的使用寿命问题,并防止数据查询困难,介绍了支持SPI接口的铁电存储芯片FM25L256,它具有高速读写、低功耗、掉电数据保存的特点,提出了一种在配网监测系统数据存储系统的设计,给出了它与单片机C8051F340的硬件及软件设计。并根据数据变更的频率,采用了以FM25L256暂存监测系统中快速变化的秒、分钟数据,M25P80存储较慢的日统计和月统计文件数据,在FM25L256内建立索引表的方案。数据存储速度由1.55 kHz提高到可达6 MHz,Flash使用寿命延长与配网检测仪持平,查询时间减少到0.11%。  相似文献   

13.
王续朝 《电子测试》2012,(10):17-22
随着半导体技术的迅猛发展,移动存储设备快速增长。Flash芯片作为移动存储设备中最常用的器件,得到了日趋广泛的应用,对Flash芯片的测试要求也越来越高。地址数据复用型Flash存储器测试技术研究及电路设计,设计改善大规模数字集成电路测试系统数字系统算法图形功能。对K9F2G08R0A进行了测试并通过对数字系统算法图形功能进行改善,算法图形发生器由多个算术逻辑单元、多路选择器以及操作寄存器组成,可以实现复杂的逻辑操作和算术运算,可以更快、更简便地对地址复用型Flash存储器进行测试,减少测试程序开发难度。  相似文献   

14.
针对当前对Flash存储器中敏感数据的安全存储需求,设计实现了一种Flash安全存储控制器。通过数据加密技术和访问地址加扰技术保证存储数据的安全,并建立了一种分区访问控制机制,实现了不同等级用户的访问控制。对该存储控制器设计进行验证和分析,结果表明,设计的Flash安全存储控制器在保证Flash访问速率的基础上,实现了对Flash存储器的硬件级安全防护和分区访问控制,方法不仅可行,而且具有较强的实用性。  相似文献   

15.
凭借着存储密度大和存储速率高的特点,基于NANDFlash的大容量存储器在星载存储领域得到了广泛的应用,由于NAND Flash本身存在缺陷,基于NAND Flash的大容量存储器在恶劣环境下的可靠性难以保证.提出了通过FPGA设计SRAM对关键数据三模冗余读取和缓冲、NAND Flash阵列热备份和数据的回放校验以及合理的坏块管理等措施,实现了高可靠性的大容量存储器.实验说明该系统不会因为外在偶然因素而造成数据的不完整,而且整个存储系统的成本开销相对于目前的星载存储器也非常低.  相似文献   

16.
基于SOPC的大容量高速数据存储系统设计   总被引:1,自引:0,他引:1  
当前的先进动态测试系统往往需要高速高精度的采集前端,如何实现对大量实时数据的高速存储成为研究热点.在此背景下本文提出一种实现大容量高速存储系统的设计方案.存储模块是由NAND Flash存储芯片组成的4X4存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心.根据NAND Flash芯片结构特性,采用位扩展和...  相似文献   

17.
张开生  彭朋 《电视技术》2015,39(13):107-110
针对LED显示屏的字库更新和数据传输问题,采用嵌入式微处理器LPC2103作为LED显示屏的控制中枢,通过IAP技术存储和更新其内部Flash中的字库数据,采用ZigBee技术无线传输数据.重点阐述了在存储和更新LED显示屏的字库时,上位机通过ZigBee协调器把LED显示屏需要更新的字库数据无线发送给与LPC2103相连的ZigBee终端节点,终端节点将该数据通过串口发给LPC2103,再利用IAP技术对LPC2103内部Flash进行单独编程操作,达到存储和更新字库数据的目的.实验表明,构建的LED字库数据无线更新系统运行良好,切实可行.  相似文献   

18.
吴凡 《电子科技》2016,29(3):97
为了有效解决恶劣工作环境下对体积有特殊要求的数据存储问题,设计了基于FPGA和NAND Flash的小尺寸嵌入式存储系统。系统选用FPGA为控制核心,以NAND Flash作为存储介质,采用LVDS接口存储和回放数据,通过以千兆网与计算机通信,以文件方式管理数据,并采用坏块管理和ECC技术保证数据完整性。实测表明,该系统具有高带宽、体积小等特点,同时具有实时存储、回放、加载、卸载和管理功能,并可在恶劣环境下稳定工作。  相似文献   

19.
针对存储系统中对存储容量和存储带宽的要求不断提高,设计了一款高性能的超大容量数据存储器。该存储器采用NAND Flash作为存储介质,单板载有144片芯片,分为3组,每组48片,降低了单片的存储速度,实现了576 Gbyte的海量存储。设计采用FPGA进行多片NAND Flash芯片并行读写来提高读写带宽,使得大容量高带宽的存储器得以实现。针对NAND Flash存在坏块的缺点,提出了相应的管理方法,保证了数据的可靠性。  相似文献   

20.
双通道流水线Flash存储系统的设计   总被引:4,自引:3,他引:1  
提出了一种新颖的基于NAND Flash的存储系统.采用了双通道和流水线设计,提高了存储系统的吞吐量、降低平均响应时间.片上缓存技术隐藏了Flash的操作延时,提高了数据存储的速度.相比较传统的设计,平均读速度提高了约70.3%,平均写速度提高了约79.7%.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号