首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
Σ-Δ型A/D转换器以其独特的优势,广泛应用于转换速率在每秒百千次以下的场景中。其核心Σ-Δ调制器虽然结构简单,但工作原理理解却不易,我们独辟蹊径,从初学者易于理解的角度切入,进行原理阐述,然后回归到实际的结构图,最后给出了Σ-Δ调制器的PSpice仿真验证,解决了初学者理解Σ-Δ型A/D转换器工作原理的难题。  相似文献   

2.
AD7706 16位Σ-ΔA/D转换器,可以对具有高内阻信号源和传感器信号直接进行A/D转换。本文给出AD7706在动态心电信号测量中的应用。  相似文献   

3.
利用过抽样Σ-ΔA/D转换原理设计了三相和单相电能计量电路,并对过抽样Σ-ΔA/D转换原理及其应用作了介绍。  相似文献   

4.
分析并讨论了过采样 Σ- Δ A/D转换器中一阶、二阶及高阶级联结构的 Σ- Δ调制器的性能特点 ,并编写 C语言程序进行行为级仿真 ,用 PSpice进行电路级仿真 ,利用 MATLAB工具对其结果进行分析。结果表明 ,Σ-Δ调制器具有噪声整形特性 ,可以提高基带内的信噪比 ,且三阶级联结构中 1 - 1 - 1结构性能最优。Σ- Δ调制器与过采样技术相结合可构成高精度、低成本的 A/D转换器。  相似文献   

5.
提出了一种应用于MEMS压力传感器的高精度Σ-Δ A/D转换器。该电路由Σ-Δ调制器和数字抽取滤波器组成。其中,Σ-Δ调制器采用3阶前馈、单环、单比特量化结构。数字抽取滤波器由级联积分梳状(CIC)滤波器、补偿滤波器和半带滤波器(HBF)组成。采用TSMC 0.35 μm CMOS工艺和Matlab模型对电路进行设计与后仿验证。结果表明,该Σ-Δ A/D转换器的过采样比为2 048,信噪比为112.3 dB,精度为18.36 位,带宽为200 Hz,输入采样频率为819.2 kHz,通带波纹系数为±0.01 dB,阻带增益衰减为120 dB,输出动态范围为110.6 dB。  相似文献   

6.
一种稳定的高阶Σ-Δ模/数转换器   总被引:1,自引:0,他引:1  
文章提出了一种稳定的高阶Σ-Δ模数转换器的设计方法.结合实例,简要说明了多级数字抽取滤波器的设计, 并讨论了调制器基带内零点优化的方法.设计的Σ-Δ A/D转换器可以满足无线通信应用中大动态范围A/D转换的要求.  相似文献   

7.
采用多位D/A转换器是Σ-Δ调制器实现高速高精度的主要手段,然而,多位D/A转换器引入非线性却是影响Σ-Δ调制器信噪比的主要因素.讨论了一种具有单位信号传递函数、动态元件匹配实现多位D/A 转换器并对其引入的非线性噪声压缩整形(NSDEM)的Σ-Δ调制器结构;在此结构上进行了Σ-Δ调制器的设计方法研究.行为仿真结果验证了该结构和设计方法的可行性.  相似文献   

8.
∑-ΔA/D转换器是一种高精度的模数转换器,它和传统的A/D转换器不同,具有高分辨率、高集成度、造价低和使用方便的特点,并且越来越广泛地使用在一些高精度仪器仪表和测量设备中。文章从信号的过采样、噪声整形、数字抽取滤波等方面分析了∑-ΔA/D转换器的工作原理,对人们全面了解∑-ΔA/D转换器有一定的帮助。  相似文献   

9.
在简要介绍高阶1位量化Σ-ΔA/D转换器基本原理的基础上,分析了Σ-Δ调制器的噪声特性;介绍了传统线性模型下的噪声传递函数的设计方法。同时,结合实际高阶模拟Σ-Δ调制器的开关电容实现电路,重点对影响调制器性能的非理想因素进行了详细分析,并采用程序建模仿真的方法指导电路设计。与传统设计方法的结果对比表明,文中的方法可以为电路设计提供更加可靠的依据。  相似文献   

10.
杨培  杨华中 《微电子学》2007,37(6):866-869
连续时间Σ-Δ调制器较之传统的开关电容Σ-Δ调制器具有更低的功耗、更小的面积,以及集成抗混叠滤波器等诸多优势。设计了一种应用于低中频GSM接收机的4阶单环单比特结构的连续时间Σ-Δ调制器。在调制器中,采用了开关电容D/A转换器,以降低时钟抖动对性能的影响。仿真结果显示,在1.8 V工作电压2、00 kHz信号带宽、0.18μm CMOS工艺条件下,采样频率21 MHz,动态范围(DR)超过90 dB,功耗不超过2.5 mW。  相似文献   

11.
高速A/D转换器的研究进展及发展趋势   总被引:1,自引:0,他引:1  
介绍了高速高精度A/D转换器技术的发展情况、A/D转换器的关键指标和关键技术考虑;阐述了高速高精度A/D转换器的结构和工艺特点;讨论了高速高精度A/D转换器的发展趋势.  相似文献   

12.
设计了一种可以与晶体管跨导运算放大器特性高度比拟的运放宏模型.用该宏模型替换采样/保持电路和MDAC模块中的晶体管级放大器电路,进行FFT分析;在仿真结果相差3.2%的情况下,仿真时间为原来的1.7%,大大缩短了流水线ADC的验证周期.在该方法的指导下,设计了一个10位20 MS/s 流水线A/D转换器.在2.3 MHz输入信号下测试,该A/D转换器的ENOB为8.7位,SFDR为73 dBc;当输入信号接近奈奎斯特频率时,ENOB为8.1位.  相似文献   

13.
基于一款通用的16位定点数字信号处理器,结合D/A转换器、A/D转换器和放大器等模拟电路模块,设计并实现了一种面向音频应用的可配置片上系统.该系统支持立体声输入输出,具有8~48 kHz之间可编程的采样频率,以及可编程的输入输出放大器增益.同时,设计使用了24位高精度Σ-Δ A/D转换器,并配有可供选择的数字滤波器.为支持不同应用,系统提供24位或16位的可编程字长调节.系统芯片工作在1.8 V电压下,芯片内各部分支持挂起或睡眠状态,有利于低功耗的便携式应用开发.介绍了部分关键功能模块的仿真、验证和测试,以及整个系统仿真模型的建立.  相似文献   

14.
孙彤  李冬梅 《微电子学》2007,37(5):744-747
设计了一种低功耗、中速中精度的单端输入逐次逼近A/D转换器,用于微处理器外围接口。其D/A转换器采用分段电容阵列结构,有利于版图匹配,节省了芯片面积;比较器使用三级前置放大器加锁存器的多级结构,应用了失调校准技术;控制电路协调模拟电路完成逐次逼近的工作过程,并且可以控制整个芯片进入下电模式。整个芯片使用UMC 0.18μm混合模式CMOS工艺设计制造,芯片面积1 400μm×1 030μm。仿真结果显示,设计的逐次逼近A/D转换器可以在2.5 V电压下达到12位精度和1 MS/s采样速率,模拟部分功耗仅为1 mW。  相似文献   

15.
介绍了一种采用0.35μm BiCMOS工艺的双路双差分采样保持电路。该电路分辨率为8位,采样率达到250 MSPS。该电路新颖的特点为利用交替工作方式,降低了电路对速度的要求。经过电路模拟仿真,在250 MSPS,输入信号为Vp-p=1 V,电源电压3.3 V时,信噪比(SNR)为55.8 dB,积分线性误差(INL)和微分线性误差(DNL)均小于8位A/D转换器的±0.2 LSB,电源电流为28 mA。样品测试结果:SNR为47.6 dB,INL、DNL小于8位A/D转换器的±0.8 LSB。  相似文献   

16.
数控直流稳压电源设计   总被引:1,自引:0,他引:1  
傅莉 《电子科技》2010,23(11):85-87
设计了“数控步进直流稳压电源”提出了人性化、高标准、低成本的要求,以微控制器为核心,设计一数字式直流电压控制系统,系统由单片机、A/D转换器、D/A转换器组成。该系统提高了CPU的利用率,方便了功能的扩展。  相似文献   

17.
Σ△A/D转换原理及应用   总被引:1,自引:0,他引:1  
本文讨论了Σ△A/D转换技术的原理,介绍了几个应用实例。  相似文献   

18.
ADV7120是一种高性能视频D/A转换器。本文介绍了ADV7120的主要性能特点及在高分辨率LCoS显示系统中的应用。  相似文献   

19.
提出一种基于MCU的高精密程控电压源实现方法。PC机通过异步串口与MCU通信,远程控制D/A输出,同时使用精密电阻衰减网络压缩电压幅度,提高输出电压精度,输出电压经放大器驱动输出,增强了负载能力。根据大量的测试数据,创造性地拟合输出电压与配置电压值的函数关系,并通过软件修正系统误差和非线性误差,精度可达±1.5μV,完全满足设计要求。  相似文献   

20.
陈杉  杨银堂  朱樟明  朱冬勇 《微电子学》2008,38(1):85-88,92
介绍了一种应用于片上系统超高速4位快闪式A/D转换器的设计。该转换器采用0.18μm CMOS工艺。其特点是采用一种基于反相器的阈值电压比较器(TIQ)阵列替代传统Flash结构中的模拟电路部分。仿真结果显示,该4位A/D转换器在2 GSPS的速度和1.8 V的工作电压下,功耗仅为9.80 mW。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号