首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 62 毫秒
1.
采用多种频率合成技术,包括DDS技术、PLL技术等,设计了一种带宽200 MHz、全频带相位噪声小于-115dBc/Hz@5kHz、步进频率小于0.1Hz的X波段频率合成器。混频锁相模块中的偏移频率跟随输出频率跳变,从而实现全频带内相位噪声指标基本一致。设计了动态防失锁电路,以解决偏移频率跳变引起的失锁和错误锁定问题。研制结果验证了方案设计和电路设计的可实现性。此频率合成器特点是在X波段兼顾细步进、低相位噪声和高杂散抑制等各项指标。  相似文献   

2.
随着现代雷达技术的不断发展,对频率合成器的相位噪声、杂波抑制和跳频时间提出了较高的要求,而且还要求其体积小、重量轻.本文介绍一种高性能的S波段直接频率合成器的设计方法,它具有相噪低、杂散小、体积小、捷变频等特点.文中给出了实验结果:在S波段,偏离载波645 Hz时其相位噪声优于-120 dBc/Hz,杂散抑制达到70 dBc,变频时间小于2μs,可满足现代雷达的要求.  相似文献   

3.
频率合成器是从一个或多个参考频率中产生多种频率的器件,频率合成器在无线通信中有着广泛的应用。本文主要介绍采用最新技术的小数频率合成器以及其相对于整数频率合成器的优点。  相似文献   

4.
小型化Ka波段低相噪、快速频率捷变合成器   总被引:1,自引:0,他引:1  
孙琳琳 《电子工程师》2005,31(10):44-45
采用上变频方案设计研制了Ka波段低相位噪声、快速频率捷变频率合成器,其工作频率29.2 GHz~29.7 GHz,跳频点数51点,频率间隔10 MHz,跳频速度小于10 μs,相位噪声(1 kHz)小于-84 dBc/Hz,采用表面安装和多层布线技术,整机体积大大减小,达到了小型化要求.  相似文献   

5.
在分析常规数字锁相环路噪声特性的基础上,提出了一种实用S波段快速低相噪宽带频率合成器方案,并进行了详细的相位噪声理论分析。研制样机的指标测试结果也验证了理论分析的正确性。  相似文献   

6.
S频段锁相频率合成器的设计   总被引:1,自引:0,他引:1  
蒋涛  唐宗熙  张彪 《电讯技术》2008,48(8):60-62
介绍了小数式锁相频率合成器的设计方法及相关理论,分析了影响锁相环相位噪声的主要因素并设计了环路滤波器和Wilkinson功率分配器。由实验结果可知,小数式锁相频率合成器具有很好的相位噪声和较高的频率分辨率。  相似文献   

7.
阐述了Ku波段低相噪锁相频率源的研制过程。在低输入参考频率10 MHz的情况下,输出高达11.8 GHz的点频信号,倍频恶化达到61 dB,如何实现从10 Hz~1 MHz频偏范围内各点的相位噪声指标要求是需要攻克的技术难题。具有超低相噪基底的模拟鉴频鉴相器件HMC440的应用为该项目的成功研制奠定了坚实的基础。  相似文献   

8.
综合应用锁相环(PLL)、直接数字合成(DDS)等技术,设计一种具有宽频带、小频率步进、高稳定性、低相位噪声等特点的频率合成器。主要技术指标为:频率步进1 Hz,最大频率控制误差优于4.5×10-4Hz,在10 kHz处相位噪声为-100 dBc/Hz。与传统的多环路设计方法相比,新的设计更能够满足高集成度、低成本、灵活通用的需求。并且可极大提高电路调试效率。  相似文献   

9.
介绍了1种频率范围4~16GHz,步进1MHz的超宽带、小步进、低相噪频率合成器的实现方法。通过混频式锁相环方案,大大降低了环内分频比,选用低相噪器件,以及采用了梳状谱发生器代替传统的大步进环等措施,使输出实现了低相噪指标。在16GHz输出时,相位噪声指标小于-90dBc/Hz(@10kHz)。并通过对合成器指标的分析,阐述了在混频环设计过程中需要注意的一些问题。  相似文献   

10.
本文详细介绍了一种高性能小数分频锁相跳频源的主要特点。它输出的C 波段捷变频信号带宽大于250MHz,相位噪声可达-105dBc/Hz(fm=1kHz),杂波抑制优于-70dBc,跳频时间小于80μs。该锁相源工作温度为-55~+70℃,体积98mm×72mm×15mm,并且通过了要求的各项环境试验考核,工作稳定。  相似文献   

11.
潘丽娟 《火控雷达技术》1998,27(3):30-36,80
介绍一种低相噪、捷变频X波段频率综合器设计方法,并进行理论分析、计算,最后给出测试结果。  相似文献   

12.
低相噪数字锁相频率合成器   总被引:1,自引:1,他引:0  
徐光争  王晨等 《微波学报》1998,14(4):314-318
常规的数字锁相频率合成器具有电路简单,工作稳定可靠等特点,但由于鉴相器的倍增噪声往往比基准源的倍增噪声还要高,因而输出相位噪声较高,不能令人满意。本文提出一种双回路反馈锁相频率合成方案,成功地解决了这个问题,由于有效地抑制了鉴相器的倍增噪声,可获得较低的输出相位噪声。这种方案适用于诸如雷达系统等对频率源相位噪声有较高要求的电子设备。  相似文献   

13.
基于数字锁相的雷达频率合成器的研究   总被引:1,自引:0,他引:1  
在分析常规移频反馈数字锁相频率合成器相位噪声的基础上,提出了高频标置于环外、双反馈及倍相反馈等低相噪数字锁相频率合成技术,进行了比较详细的理论分析和讨论,给出了研究结果。  相似文献   

14.
宽带低相位噪声锁相环型频率合成器的CMOS实现   总被引:1,自引:3,他引:1  
陈作添  吴烜  唐守龙  吴建辉 《半导体学报》2006,27(10):1838-1843
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc.  相似文献   

15.
陈作添  吴烜  唐守龙  吴建辉 《半导体学报》2006,27(10):1838-1843
用0.25μm标准CMOS工艺实现了单次变频数字有线电视调谐器中的频率合成器.它集成了频率合成器中除LC调谐网络和有源滤波器外的其他模块.采用I2C控制三个波段的VCO相互切换,片内自动幅度控制电路和用于提升调谐电压的片外三阶有源滤波器,实现VCO的宽范围稳定输出.改进逻辑结构的双模16/17预分频器提高了电路工作速度.基于环路的行为级模型,对环路参数设计及环路性能评估进行了深入的讨论.流片测试结果表明,该频率合成器的锁定范围为75~830MHz,全波段内在偏离中心频率10kHz处的相位噪声可以达到-90.46dBc/Hz,100kHz处的相位噪声为-115dBc/Hz,参考频率附近杂散小于-90dBc.  相似文献   

16.
张福洪  陶士杰  栾慎吉   《电子器件》2009,32(3):608-611
相位噪声是影响频率合成器性能的重要指标,首先分析了锁相式频率合成器各个组成部分的相位噪声,然后根据相位噪声传输函数,建立了频率合成器相位噪声的精确仿真预测模型.为了验证仿真方法的可靠性,设计了一个输出频率为2GHz的频率源,实验测得的相位噪声曲线和仿真结果非常吻合.  相似文献   

17.
谢谢 《电子科技》2012,25(7):92-94
介绍了一种低相位噪声、快速转换频率合成器的设计与实现,采用DDS、变带宽、频率预置等多种措施,频率转换时间〈80μs,并对实验结果进行了分析讨论。实验结果表明,该合成器相位噪声具有良好、锁定时间短,适合在超短波电台中应用。  相似文献   

18.
提出了一种间接合成的低相位噪声频率综合器的设计 ,该频综器用于某机载雷达中 ,从而要求其在极其恶劣的环境中同样具有良好的性能。本文从提高自身抗振能力和降低外界振动强度两方面采取措施 ,使得其相位噪声在振动条件下满足系统要求  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号