首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 125 毫秒
1.
介绍了一种基于DSP与USB的高速数据采集与处理系统,包括整个系统的硬件设计与软件设计.DSP控制整个系统完成CCD信号采集并进行小波变换去噪处理,FPGA协同DSP实现整个系统的地址译码和逻辑控制.主机应用程序通过USB完成与DSP的数据通信,实现整个采集的控制和数据显示.这种高速的数据采集与处理系统,可广泛地应用于各种智能仪表、自动化控制设备中,有着非常好的市场应用前景.  相似文献   

2.
为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合△-∑技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统.提出了一种由△-∑A/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法.系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理.系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理,可用于电压、电流、温度等参量的采集系统中.  相似文献   

3.
介绍了一种基于DSP与USB的高速数据采集与处理系统,包括整个系统的硬件设计与软件设计。DSP控制整个系统完成CCD信号采集并进行小波变换去噪处理,FPGA协同DSP实现整个系统的地址译码和逻辑控制。主机应用程序通过USB完成与DSP的数据通信,实现整个采集的控制和数据显示。这种高速的数据采集与处理系统,可广泛地应用于各种智能仪表、自动化控制设备中,有着非常好的市场应用前景。  相似文献   

4.
为了改善传统数据采集系统运算能力差、分辨率低、可靠性低等缺点,结合Δ-Σ技术和FPGA,设计了一种多通道、高分辨率、宽动态范围的新型数据采集系统。提出了一种由Δ-ΣA/D转换芯片、高性能FPGA和DSP组成的数据采集系统方案及其硬件电路实现方法。系统利用A/D器件对信号进行滤波、放大、差分转换和模数转换,利用FPGA设计内部模块和时钟信号进行电路控制及实现数据缓存、数据传递等功能,由高速DSP芯片核心控制,对采样数据进行实时处理。系统能实现24位高分辨率、宽动态范围的信号数据采集与高速实时处理,可用于电压、电流、温度等参量的采集系统中。  相似文献   

5.
一种基于FPGA和DSP的高性能PCI数据采集处理卡设计   总被引:1,自引:0,他引:1  
本文介绍一种基于FPGA和DSP的高性能PCI数据采集处理卡的电路原理设计和PCI接口软件设计。该数据采集处理卡主要采用TI公司的TMS320C6416数字信号处理器和XILINX公司VIRTEX2系列的XC2V1000FPGA芯片,可以灵活的在FPGA和DSP中实现各种信号处理算法程序,从而满足四路模拟信号高速采集和实时处理需求。  相似文献   

6.
周睿  乔纯捷  王跃科 《计算机测量与控制》2007,15(12):1820-1821,1837
作为鱼雷声自导子系统的水声信号采集系统由于信道容量的扩充,原硬件系统仅用DSP无法满足数据采集、处理的任务;为此引入FPGA(Filed Programmable Gate Array,现场可编程门阵列)负责系统底层硬件的控制和部分正交采样的计算任务;这样就减轻了DSP的负载,为充分发挥DSP的计算性能和今后算法升级提供了有利条件;文章详细介绍了FPGA在多通道数据采集、处理和传输中的设计思路和实现方法.  相似文献   

7.
崔平  汪渤  丁露 《微计算机信息》2005,11(35):76-78
本文介绍了电视导引头跟踪控制系统的工作原理和组成.通过利用基于FPGA的现代DSP设计方法,对信号处理电路进行系统模型设计,功能、时序仿真.最后通过对目标信号的现场采集成功地验证了设计的正确性.  相似文献   

8.
为实现水声信号实时数据采集与处理,设计了以DSP为核心、基于千兆以太网的数据采集与处理系统.该系统利用DSP的高性能数据处理能力,实现了24路水声信号的并行采集与处理,同时实现了DSP与Pc机之间数据高速、可靠的传输.本设计已经成功应用于国内最新开发的多款高性能声纳系统中,数据采样精度和速度指标完全满足设计要求.  相似文献   

9.
为了给被动声探测技术研究提供实验验证平台,设计了一种可以进行实时数据采集和处理的系统方案.整个系统以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为基本架构,由FPGA控制模数转换器(ADC)采集数据,通过USB 2.0电路将数据传送给个人计算机(PC),用于初期的离线验证;FPGA将采集到的数据通过外部存储器接口(EMIF)传递给DSP,用于实时处理.实验证明:系统实现了被动声探测中的实时数据采集、离线数据存储.数据采集与数据处理分别由不同处理器执行,提高了系统的响应速度与处理性能,能够满足探测系统的实时性要求.  相似文献   

10.
基于DSP与FPGA的运动控制器设计   总被引:6,自引:1,他引:5  
设计了一种基于DSP和FPGA的四轴伺服电机运动控制器,该控制器选用DSP与FPGA作为核心部件。针对运动控制中的一些具体问题,如高速、高精度、实时控制等,规划了DSP的功能扩展,在FPGA上设计了功能相互独立的四轴运动控制电路。该电路接收和处理4路编码器反馈信号;可以处理原点、正负方向、到位以及急停等数字量输入信号;提供16路数字输入输出信号作为系统一般功能扩充使用;具有较高的集成度和灵活性。  相似文献   

11.
结合电荷耦合器件和外围设备,介绍了一种CCD图像数据采集系统设计.采用74HC04逻辑非芯片将模数转换芯片和数据缓存芯片之间的CLK信号适当延迟,解决了图像数据模数转换后输出到FIFO缓存的时序控制问题.通过电路设计解决了微控制器难以直接应用于高速数据采集的难题,实现连续图像数据采集和处理,具有较好的通用性.  相似文献   

12.
基于FPGA的高速采样缓存系统的设计与实现   总被引:1,自引:0,他引:1  
郑争兵 《计算机应用》2012,32(11):3259-3261
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0 软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。  相似文献   

13.
基于FPGA的微小型导航计算机数据采集系统设计   总被引:3,自引:0,他引:3  
提出了以高性能DSP为核心,由FPGA构成主要外部输入输出接口的导航计算机方案,并重点对由FPGA构成的ADC采样控制器进行了设计。处理器DSP只需通过EMIF接口访问FPGA中的FIFO即可进行数据接收。FPGA设计采用VHDL语言描述,并利用Quartus24.0对设计方案进行了仿真,仿真结果表明该设计是有效的。同时,本文也简述了DSP和FPGA接口的软硬件设计。  相似文献   

14.
为了提高对实时信号采集的准确性和无偏性,提出一种基于DSP+FPGA的实时信号采集系统设计方案。系统采用4个换能器基阵并联组成信号采集阵列单元,对采集的原始信号通过模拟信号预处理机进行放大滤波处理,采用TMS32010DSP芯片作为信号处理器核心芯片实现实时信号采集和处理,包括信号频谱分析和目标信息模拟,由DSP控制D/A转换器进行数/模转换,通过FPGA实现数据存储,在PC机上实时显示采样数据和DSP处理结果;通过仿真实验进行性能测试,结果表明,该信号采集系统能有效实现实时信号采集和处理,抗干扰能力较强。  相似文献   

15.
交叉偶极阵列声波测井仪控制和处理电路的设计与实现   总被引:2,自引:0,他引:2  
针对交叉偶极阵列声波测井信号的特点,设计了一种以DSP+FPGA架构为核心的控制和处理电路。详细介绍了电路的硬件结构和软件设计流程,重点描述了测井数据通信接口和逻辑控制模块的实现,并给出了一种首波提取算法。实验结果表明,该电路在井下高温高压恶劣环境中能够稳定可靠地长时间工作,完全满足工业生产作业的需要。  相似文献   

16.
介绍了一种基于CPCI总线的测井数据采集智能IO板卡的设计,包括数据采集、数据处理、板卡自诊断等功能。板卡结合具体应用环境设计滤波电路对敏感干扰信号进行有效的滤除,使用高性能A/D、FPGA和DSP做数据采集处理,高带宽CPCI总线进行传输数据,为测井数据采集设计提供了一套可行的硬件设计方案。  相似文献   

17.
水下声成像技术具有广泛的应用前景,日益得到人们的重视。介绍了一种二维图像声纳的数据采集、实时处理系统。讨论了系统硬件组成以及软件程序设计,使用高性能A/D、FPGA和DSP进行数据采集及实时处理,用以太网进行数据传输。可以实时处理200通道的基元数据,图像刷新率达到20 f/s,为图像声纳提供了一套可行的设计方案。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号