共查询到20条相似文献,搜索用时 0 毫秒
1.
本文研究仅用一个代数结构的完整数字电路理论,保持布尔代数定律有效,且克服布尔代数面临的困难。新理论给出了包括信号、网络和负载的实际电路的完整表达式;证明了若干关于,运算和各类型电路间转换关系的定理。基于这些原理引伸出分析动态电路的状态方程法。 相似文献
2.
完整数字电路理论和三值代数 总被引:9,自引:2,他引:7
本文研究仅用一个代数结构的完整数字电路理论,保持布尔代数定律有效,且克服布尔代数面临的困难。新理论给出了包括信号、网络和负载的实际电路的完整表达式;证明了若干关于“↑,‖,┃”运算和各类型电路间转换关系的定理。基于这些原理引伸出分析动态电路的状态方程法。 相似文献
3.
4.
5.
本文对常用的升余弦滚降型均衡波的频谱及其波形作了分析,并且证明:在定时提取的非线性检波中,最佳检波门限值为均衡波峰值的1/2。同时给出时钟成分与检波门限值的关系曲线和检波直流分量与检波门限值的关系曲线。这些关系可用于确定并压缩定时提取中的放大器的限幅动态范围。 相似文献
6.
喻芳林 《电子产品可靠性与环境试验》2013,31(1):5-11
针对定时截尾可靠性试验MTBF验证值的计算困惑通信业界的常见问题、问题原因及其解决途径等,采用实例进行了模拟验证分析。提出了解决定时试验故障数为0时统计θ、θ_U困难问题的工程简化解决方案,解析了标准卡方分布统计算法公式、图表正确使用要点,弥补了现行标准的不足,为满足通信产品MTBF验证工程统计计算的实际需要提供了简便、实用的解决方法。 相似文献
7.
9.
10.
11.
MTBF预计值用于定时截尾试验方案的选择 总被引:5,自引:0,他引:5
朱起悦 《电子产品可靠性与环境试验》2002,(5):55-57
提出选择定时截尾可靠性鉴定试验方案性,引入平均故障间隔时间(MTBF)预计值θp,通过计算定时截尾试验方案的接收概率,并结合试验时间和试验经费,科学,合理地选定定时截尾可靠性鉴定试验方案。 相似文献
12.
13.
14.
哪里是大规模集成电路的极限?大规模集成电路(LSI)的进展需要所增加的功能性、快速和经济的综合。 较好的晶片处理,新异的线路技术或这些新的综合正在坚定地将这一极限推向前移。立即在很小成本的条件下,追求LSI的无限功能的最终目标的原始方法将在这次会议中受到强调。 一份报告将讨论隐埋负载逻辑如何合并在同一块CMOS电路块和SI(?)L上以扩大LSI的特长。然后报导完全和NMOSRAM共容并提供低备用功耗能力,而保留其所保护的存贮器的其他特性。经济费用极小的电池备用电路怎样利用隐埋—沟通MOS FET(金属氧化物半导体场效应晶体管)方法使硅上MOS突破109赫的界限,把它(?)作为关于绝对速度的比(?)中的竞争者的例子,将加以讨论。其所获得的性能是与GaAs以及 相似文献
15.
本测试器不仅可以检测还可以产生方波脉冲信号。产生的测试信号可以是连续的,也可以是预置时间内的脉冲串,电路如图所示。 IC2及其周围元件组成脉冲信号检测器。从接线座K3输入的1kHz~10MHz脉冲信号经IC2除以1024后,使蜂鸣器BZ1发出1Hz~10kHz的声音。 双定时器IC556(IC1)及其周围元件组成脉冲信号发生器。其中,IC1a接成单稳触发器,其单稳态时间可用P1最大调到1秒钟。每按下一次开关S1,IC1a就输出一个最大宽度为1秒的方波脉冲。当开关S2置于“BURST”位置时,此方波脉冲通过S2加到IC1b的复位端,使IC1b在P1置定的时间内产生一个脉冲串。IC1b接成频率可变的脉冲 相似文献
17.
18.
现代科学技术飞速发展,电气及电子设备的数量和种类不断增加,空间电磁环境日益复杂,在这处日益复杂的空间电磁环境下,如何减少设备间相互的电磁干扰,保证各种设备正常运转,是一个亟待解决的问题,本文通过理论分析论证了电磁兼容数字电路设计的准则和建议。 相似文献
19.