共查询到20条相似文献,搜索用时 103 毫秒
1.
在组合逻辑电路中,当输入信号改变状态时,输出端可能出现由于竞争-冒险而产生的干扰脉冲信号,如果负载是对干扰脉冲信号十分敏感的电路,有可能引起电路的误动作,因此应该采取措施消除竞争-冒险.从理论上分析了组合逻辑电路竞争-冒险的产生,及其判断和消除的方法,同时运用EDA软件Protel 99 SE对组合逻辑电路中竞争-冒险的现象以及对提出的几种消除竞争-冒险的方法进行了仿真,结果与理论分析是一致的,达到了预期的效果. 相似文献
2.
文中对非线性系统的渐近稳定性问题进行了研究。量化器的编码器和解码器参数会出现不匹配的情况,且不匹配的量化参数进一步增加了控制器设计的复杂性和难度。通过建立量化参数的时变比例模型,结合基于观测器技术和滑模控制技术,设计出自适应滑膜控制的方法。该方法充分消除了不匹配量化参数、非线性和外部干扰的影响,实现了闭环系统的渐近稳定性并将系统的状态轨迹驱动到滑模面上。最后,运用仿真实验验证了控制策略的有效性。 相似文献
3.
FPGA器件的竞争与冒险现象及消除方法 总被引:1,自引:0,他引:1
现场可编程门阵列(FPGA)由于其内部构成,容易引起竞争冒险现象,从而使电路工作的稳定性大受影响,电路也容易产生误动作,以致产生意想不到的后果。本文详细介绍了冒险现象的产生,并结合实例介绍了消除竞争冒险现象的各种方法。这些方法主要通过改变设计,破坏毛刺产生的条件来减少毛刺的发生。他能够使FPGA设计中毛刺的出现几率减到最小,大大减少了逻辑错误,加强了电路工作的稳定性,有效地抑制了干扰,使设计也更加优化、合理。 相似文献
4.
卡诺图是组合逻辑电路设计和分析常用和有效的数学工具,既可以化简逻辑函数,也可以分析组合逻辑电路的竞争冒险。对于多输入变量的逻辑函数,要排列其卡诺图则不是易事。格雷码的相邻码之间只有1位不同,这与卡诺图的循环邻接有相同之处,因而可以利用格雷码快速排列多变量卡诺图。首先介绍二进制码转化为格雷码的方法并用C语言编程实现其码制转换,接着叙述用格雷码规律快速排列多变量卡诺图的方法,最后举例说明卡诺图在组合逻辑电路竞争冒险中的应用。 相似文献
5.
Multisim在竞争冒险教学中的应用 总被引:1,自引:1,他引:1
在数字逻辑课堂教学中,引入Multisim软件,结合逻辑电路实例讲述竞争冒险现象。利用Multisim软件中的虚拟元件建立示例电路的仿真模型,模拟电路的运行状况,生动地展示了竞争冒险的产生过程,使课堂教学更加地贴近工程实际,帮助学生更好地理解和掌握所学内容,对提高课堂教学效率,激发学生的学习兴趣有重要的意义。 相似文献
6.
借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的"分频"和异步的"级联"完成设计,而针对引脚方面则解析了一般芯片中几个特殊引脚并准确阐述了其所蕴含的不容易被理解的概念。 相似文献
7.
8.
针对真随机数广泛应用的现状,基于振荡器采样和反馈电路竞争冒险机制,分析和设计了一款真随机数发生器。采用VHDL语言为描述工具,以纯数字IP核的形式提供了该发生器,并给出了一种与微控制器OC8051 IP核的挂接方法。选用Ahera Cyclone—Ⅱ FPGA开发板对随机数发生器进行验证,结果表明其逻辑和时序工作稳定,且随机数产生速率可达7.85M/s,完全通过7种随机性检测,可应用于实际的工程开发中。 相似文献
9.
本文介绍PSpice软件在辅助分析和设计数字电路中的成功应用,并通过PSpice软件有效仿真典型数字电路与系统的实例,证明该软件在数字电子技术课程的计算机辅助教学及综合电子系统的分析与设计中的重要作用。 相似文献
10.
数字电路教学中的时序分析 总被引:1,自引:0,他引:1
时序分析在数字电路的设计中有非常重要的作用.本文对数字电路中时序分析的一些基本概念作了简单介绍.在讲授数字电路课程时,这些基本概念也可以作为对教材中基本内容的一种补充,学生能够对数字电路中的时序分析有一个比较清楚的认识.同时,由于目前许多广泛使用的EDA工具中都大量使用这些基本概念,我们认为,掌握这些基本概念,将会对学生了解EDA工具、完成数字电路实验以及从事具体的工作有较大的帮助. 相似文献
11.
12.
13.
14.
15.
分析了数字电路常见的干扰种类及产生原因。根据电磁兼容性设计的要求,指出电容器在数字电路抗干扰中的重要作用,并提供了其重要参数,给出了实际电路中电容器的选择殛使用方法。 相似文献
16.
分析了传统硬件电路设计的“自下而上”的方式和步骤,针对设计中存在的调试与试验相对滞后的问题,提出了采用“自上而下”的VHDL电路设计方法,按照硬件设计的三个层面,对行为级描述、寄存器传输级描述和逻辑综合进行了说明并给出了电路设计流程,通过SCI设计实例对该设计方法做了进一步的诠释和具体分析,为数字电路的VHDL语言设计提供了可借鉴的思路和方法. 相似文献
17.
基于CPLD的数字触发电路的设计 总被引:2,自引:0,他引:2
利用大规模可编程控制器(Complex Programmable Logic Device)CPLD,针对静止补偿器(STATCOM)对触发脉冲信号的要求.设计一种基于CPLD的正弦脉宽调制(SPWM)数字触发电路。正弦调制波的产生采用查表法,但仅将1/4周期的正弦波数据存入CPLD的内部硬件所构造的ROM中减少了系统的硬件开销.并具有脉冲封锁等功能,仿真结果证明了本设计的正确性。 相似文献
18.
分析了硬件描述语言VHDL的特点、结构和描述;说明了基于VHDL进行数字逻辑电路设计的方法;结合实例介绍了VHDL在数字逻辑电路设计中的应用方法。 相似文献
19.