首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
主要论述了一种基于FPGA的Turbo码译码器的设计。首先简单介绍了编码器和交织器的原理;然后介绍了基于Max-Log-MAP算法的译码器原理,对分量译码器做了详细论述,给出了各子模块原理和ModelSim仿真图形;最后给出了系统仿真的误码率图形。  相似文献   

2.
在介绍了一种改进的Max—Log-MAP译码算法基础上.讨论了与定点DSP实现译码算法相关的量化精度、溢出处理及数据存储等几个问题,并采用VC5409实现了(13.15)8Turbo码译码器.经测试.其性能接近浮点译码性能.  相似文献   

3.
林毅  董妮娅 《微电子学》2019,49(5):664-669
针对宽带电力载波通信中采用的双二进制Turbo译码器,给出了一种基于FPGA的并行实现方案。该方案采用无交叠滑动窗的多路并行分块以及流水线结构,以Xilinx的XC7K410T为硬件平台,采用Verilog硬件描述语言来设计实现,给出了不同并行块数的实现结果。当数据块长为520字节时,4次迭代后,数据速率可达200 Mbit/s。测试结果表明,该方案占用资源少、译码速度快、性能指标满足要求,具有较好的应用价值。  相似文献   

4.
Turbo码的定点Max-Log-MAP译码算法   总被引:1,自引:0,他引:1  
阐述了Turbo码的对数域迭代译码算法,并针对定点运算的特点进行了改进。仿真结果表明,采用6比特量化输入、4轮迭代的定点运算译码,其性能接近于浮点Max-Log-MAP译码算法。  相似文献   

5.
CCSDS标准的Turbo译码器的硬件设计   总被引:1,自引:0,他引:1  
Turbo码具有接近Shannon信道理论极限的译码性能,CCSDS在保留原编码方案的前提下已将其加入遥测信道编码建议书。在简要介绍CCSDS标准的编码结构以后,概述了相应的Turbo码译码器的硬件设计方案。详细介绍了具体的设计流程,最后给出了设计结果。  相似文献   

6.
基于FPGA的Turbo码译码器的设计   总被引:2,自引:0,他引:2       下载免费PDF全文
介绍了一种基于现场可编程门阵列(FPGA)的Turbo码译码器的完整的设计方案和设计结果,采用Max-Log-MAP译码算法,用Verilog语言编程,提出了正序运算和逆序运算同时进行,以及采用数组型存储器存储中间运算结果的方案,使译码速度得到提高。文中给出了Turbo码译码原理、Max-Log-MAP算法分析、基于FPGA的设计方案及实现框图、算法时序图及速度分析、仿真波形图及性能分析,结果表明,该方案正确可行,译码/纠错正确无误,且译码速度快。  相似文献   

7.
李超 《电子科技》2015,28(5):121
介绍了Turbo乘积码(TPC)的编译码原理,并对TPC码字结构进行了分析。在高斯信道下给出了子码为扩展汉明码(64,57,4)的TPC码的误码率性能,并对编译码器的模块设计进行说明,同时采用Altera公司的EP2S180芯片完成了方案验证。结果表明,在系统时钟为100 MHz的情况下,译码时延约为44 μs,可较好地满足实时性需求。  相似文献   

8.
Turbo码以其优异的纠错性能,在移动通信系统中倍受重视。为了能在工程实践中更准确地控制信号处理所需要的时间,更有效地优化硬件资源的分配布局,选择以哪种方式实现Turbo码成为引人关注的问题。针对该问题,在介绍Turbo码的编译码算法原理基础上,对编码器和基于Max-Log-Map算法的译码器分别进行了FPGA和DSP设计与实现,并比较了这2种方式在处理时间、资源占用以及实现难易程度上的差异,为工程应用提供了的数据参考。  相似文献   

9.
BCH码译码器的FPGA实现   总被引:4,自引:0,他引:4  
在通信领域,差错控制技术能有效地改善通信系统的传输性能。作者在本文中探讨了BCH码的译码算法,并用Altera FPGA 实现了BCH(31,21)码的两种硬件译码。一种是串行译码;另一种是并行译码。取得了令人满意的结果。  相似文献   

10.
介绍Turbo码的编译码器和迭代译码器的结构 ,并分析Turbo的性能  相似文献   

11.
介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现。完成了Viterbi译码器硬件设计。该设计使用串行结构,回溯算法,占用LEs仅2195个,与并行译码相比节省了约50%的硬件资源。  相似文献   

12.
Turbo decoder     
We propose an adaptive channel SNR estimation algorithm required for the iterative MAP decoding of turbo decoders. The proposed algorithm uses the extrinsic values generated within the iterative MAP decoder to update the channel SNR estimate toward its optimum value per each decoder iteration or per each turbo code frame  相似文献   

13.
基于级联码的信道编译码设计与FPGA实现   总被引:1,自引:0,他引:1  
介绍了RS(255,223)码级联卷积(4,3,3)码编译码器的实现,对于编码和译码端不同的结构特点.分别采用并行和串行结构实现.其中RS译码采用欧几里德算法,卷积译码采用维特比算法.同时给出了该编译码器的FPGA实现,按照自上而下的设计流程,在保证速度的同时最大限度地减少了资源占用.  相似文献   

14.
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。  相似文献   

15.
基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器.其中译码器设计采用"截尾"的Viterbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与输出等环节的实现中采取了若干有效措施,节省了存储空间,提高了设计性能.最后通过仿真验证了设计的正确性与合理性.  相似文献   

16.
为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B玛编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低,抗干扰性好的特点.结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200ns以内,从而得到了IRIG-B码与时间精确同步的效果.  相似文献   

17.
基于FPGA的IRIG-B码解码器的实现   总被引:4,自引:0,他引:4  
介绍了一种基于FPGA的IR IG-B码解码的硬件实现新方法。工程应用结果表明其具有简单实用、精度高、抗干扰性强等优点。  相似文献   

18.
基于FPGA的汉明码编译码系统   总被引:3,自引:0,他引:3  
讨论了汉明码编译码基本原理,并在FPGA中对汉明码编译码原理进行验证仿真,在此基础上提出扩展汉明码的概念并进行仿真。这两种设计均下载至FPGA中实现,结果证明,本设计达到了纠错检错的要求,具有一定的实践指导意义。  相似文献   

19.
一种新颖的Turbo码MAP译码器   总被引:3,自引:0,他引:3  
古建  杨大成 《通信学报》2001,22(4):96-100
根据Turbo码trellis结束的情况及Turbo码的特征本文提出了一种新的Turbo码MAP译码器。这是基于MAP译码器中两个组成译码器性能的不一致所作改进,从分析和仿真结果我们可以看到该方法的优势。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号