共查询到19条相似文献,搜索用时 109 毫秒
1.
2.
3.
4.
Turbo码的定点Max-Log-MAP译码算法 总被引:1,自引:0,他引:1
阐述了Turbo码的对数域迭代译码算法,并针对定点运算的特点进行了改进。仿真结果表明,采用6比特量化输入、4轮迭代的定点运算译码,其性能接近于浮点Max-Log-MAP译码算法。 相似文献
5.
6.
介绍了一种基于现场可编程门阵列(FPGA)的Turbo码译码器的完整的设计方案和设计结果,采用Max-Log-MAP译码算法,用Verilog语言编程,提出了正序运算和逆序运算同时进行,以及采用数组型存储器存储中间运算结果的方案,使译码速度得到提高。文中给出了Turbo码译码原理、Max-Log-MAP算法分析、基于FPGA的设计方案及实现框图、算法时序图及速度分析、仿真波形图及性能分析,结果表明,该方案正确可行,译码/纠错正确无误,且译码速度快。 相似文献
7.
介绍了Turbo乘积码(TPC)的编译码原理,并对TPC码字结构进行了分析。在高斯信道下给出了子码为扩展汉明码(64,57,4)的TPC码的误码率性能,并对编译码器的模块设计进行说明,同时采用Altera公司的EP2S180芯片完成了方案验证。结果表明,在系统时钟为100 MHz的情况下,译码时延约为44 μs,可较好地满足实时性需求。 相似文献
8.
9.
10.
11.
介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现。完成了Viterbi译码器硬件设计。该设计使用串行结构,回溯算法,占用LEs仅2195个,与并行译码相比节省了约50%的硬件资源。 相似文献
12.
Wangrok Oh Kyungwhoon Cheun 《Communications Letters, IEEE》2000,4(8):255-257
We propose an adaptive channel SNR estimation algorithm required for the iterative MAP decoding of turbo decoders. The proposed algorithm uses the extrinsic values generated within the iterative MAP decoder to update the channel SNR estimate toward its optimum value per each decoder iteration or per each turbo code frame 相似文献
13.
基于级联码的信道编译码设计与FPGA实现 总被引:1,自引:0,他引:1
介绍了RS(255,223)码级联卷积(4,3,3)码编译码器的实现,对于编码和译码端不同的结构特点.分别采用并行和串行结构实现.其中RS译码采用欧几里德算法,卷积译码采用维特比算法.同时给出了该编译码器的FPGA实现,按照自上而下的设计流程,在保证速度的同时最大限度地减少了资源占用. 相似文献
14.
15.
基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器.其中译码器设计采用"截尾"的Viterbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与输出等环节的实现中采取了若干有效措施,节省了存储空间,提高了设计性能.最后通过仿真验证了设计的正确性与合理性. 相似文献
16.
17.
18.
基于FPGA的汉明码编译码系统 总被引:3,自引:0,他引:3
讨论了汉明码编译码基本原理,并在FPGA中对汉明码编译码原理进行验证仿真,在此基础上提出扩展汉明码的概念并进行仿真。这两种设计均下载至FPGA中实现,结果证明,本设计达到了纠错检错的要求,具有一定的实践指导意义。 相似文献
19.
一种新颖的Turbo码MAP译码器 总被引:3,自引:0,他引:3
根据Turbo码trellis结束的情况及Turbo码的特征本文提出了一种新的Turbo码MAP译码器。这是基于MAP译码器中两个组成译码器性能的不一致所作改进,从分析和仿真结果我们可以看到该方法的优势。 相似文献