共查询到20条相似文献,搜索用时 15 毫秒
1.
文章介绍了一种单精度浮点RISC微处理器的核心设计思想,改进设计了一种新颖的芯片内置总线仲裁器控制总线、中断处理机管理中断、数据中继器操作存储器。采用三阶布斯算法和浮点并行算法设计FALU和FMUL,并设计了嵌入式128KSRAM,最后用UMC0.25μmCMOS工艺库进行综合、布局布线完成版图设计。版图后模拟验证以及CPLD硬件仿真验证表明:微处理器工作主频达到50MHz,全部共88条指令运行正常。 相似文献
2.
介绍了一32位RISC嵌入式微处理器(取名为MoonCore)的5级流水线的结构,即取指&译码(IF&ID)、读寄存器堆(RF)、执行(EXEC)、访存(DMEM)和写回(WB),详细介绍了各个流水级的主要部件的设计并分析了流水线相关问题及解决办法. 相似文献
3.
文章介绍了与ARM7TDMI指令集兼容的嵌入式微处理器NPUARM7控制器设计.提出了接指令分类的状态机结构,以及由状态机控制下的分步译码的控制信号产生机制。该设计简化了译码控制逻辑.提高了译码效率,消除了流水线复杂译码逻辑容易产生的瓶颈问题,适应高速度、低功耗嵌入式应用要求。 相似文献
4.
5.
Jacko Wilbrink 《世界电子元器件》2006,(11):51-53
嵌入式系统的联网演变在以往,嵌入式系统一直是由系统控制的,一般不与外界连接。微控制器在一个相当封闭的系统中工作,负责轮询外设、采集数据、完成简单的处理,控制开关和LED指示灯,并不会对系统安全构成任何问题。不过,这种情况直到最近几年已经改变了。 相似文献
6.
分别介绍了微处理器与微控制器的定义、特点、发展历史及发展趋势,然后分析了二者之间的区别与联系.最后给出了发展具有我国自主知识产权的MPU、MCU的一些建议。 相似文献
7.
8.
嵌入式以太网络微控制器指的是具备嵌入式装置连网特性的以太网络微控制器.本文基于市场上一些流行的嵌入式网络解决方案,对嵌入式以太网络微控制器的特性及应用前景做了分析,以论证其在今后微处理器市场上的定位和发展方向. 相似文献
9.
嵌入式系统的应用与设计 总被引:3,自引:0,他引:3
嵌入式系统的发展 目前,嵌入式系统正在从关键器件为各种类型的嵌入式微处理器、微控制器及其嵌入式DSP、嵌入式存储器等,通过印制板将多个器件组装成的电子系统,向更小的嵌入式系统芯片发展。相应的,嵌入式系统的关键器件则成了SOC系统芯片及其设计SOC所需的各 相似文献
10.
本文研究一种新的既具有微控制器功能,又有增强DSP功能的高性能微处理器的实现架构.在统一的增强CISC指令集下,我们将基于哈佛和寄存器-寄存器结构的微处理器模块和单周期乘法/累加器、桶形移位寄存器、无开销循环及跳转硬件支持模块、硬件地址产生器等DSP功能模块以及嵌入式Flash Memory和指令队列缓冲器有机的集成起来,在统一架构下通过单核实现CISC/DSP微处理器,有效地提高了处理器的性能.该微处理器采用0.35μm CMOS工艺实现,芯片面积为25mm2.在80M工作频率下,动态功耗为425mW,峰值数据处理能力可达80MIPS.该处理器核可满足片上系统(SOC)对高性能处理器的需求. 相似文献
11.
12.
简单高性能微处理器的设计 总被引:2,自引:0,他引:2
提高指令级并行度是处理器体系结构发展的重要方向,也是当前计算机组织、计算机结构课程的重要内容之一。为使学生对指令流水线、超标量等技术有更深入的理解和体会,本文介绍了一个简单的具有超标量流水线结构的微处理器模型的设计思想。针对在指令并行执行过程中出现的数据相关冲突,提出了指令相关性检查算法和数据相关性检查算法。论述了如何利用VHDL语言的特点,准确描述硬件的并行性及系统模块的划分,给出了模拟及仿真验证的例子。 相似文献
13.
32位CISC微处理器流水线的设计 总被引:1,自引:1,他引:1
介绍一款全正向自主设计的32位CISC结构微处理器龙腾C2中的流水线设计.该处理器与Intel486DX4指令集兼容。针对CISC结构微处理器流水线设计的难点,采用了微指令流水执行等技术.设计了龙腾C2的7级流水线结构。分析了影响流水线正常执行的各种因素,设计了流水线相关处理机制和精确中断实现机制.实现了一个具有较高性能的CISC微处理器的流水线。仿真和综合的结果表明。该流水线的设计满足龙腾C2微处理器的功能和性能要求。 相似文献
14.
嵌入式软核处理器技术越来越多地应用在综合课程设计或学生课外设计作品中.本文以AD7192模数转换芯片的控制为例,建设了在Xilinx公司的FPGA中进行MicroBlaze嵌入式微处理器设计的教学案例,包括MicroBlaze IP核配置、SDK软件编写和调试、综合编译及下载等流程,此教学案例可满足相关教学需求. 相似文献
15.
银河TS-1嵌入式微处理器是国防科学技术大学计算机学院设计的32位嵌入式微处理器,完全正向设计,具有自主版权.在体系结构上采用RISC内核,六级流水线,具有独立的数据Cache和指令Cache.特别的,TS-1具有两个取指部件的动态指令调度机制,拥有面向嵌入式应用的向量处理机制,采用基于内容复制/交换的寄存器窗口技术的中断处理机制,支持WISHBONE IP核互连接口规范,具有良好的扩展性.本文主要介绍TS-1的RISC核心设计思想和关键实现技术,最后给出性能评测结果.TS-1设计已经在Altera的FPGA EP20K400EBC上面得到了验证,主频可以达到36.7MHz. 相似文献
16.
探讨了一个可靠性高,通讯代价低的浮点IP集成方案。浮点运算IPFXU采用80bit扩展精度,支持i960mc的浮点指令集。为了在兼容X86指令集的32bit处理器系统中,实现IP核的集成,精心设计了耦合单元(FIU),以完成数据请求的拆分,指令匹配,数据的打包、卸包和处理器的同步控制。 相似文献
17.
作为信息家电智能化的核心,嵌入式微处理器应当具备以下几个鲜明的特点:第一,多任务有更强的支持。因为实时应用和应用本身都将要求应用软件具有模块化的特征。同时不同来源的应用软件模块以及用不同方式开发的应用软件模块必须在系统一级集成在一起。 相似文献
18.
"中国芯"应从嵌入式微处理器IP核开始 总被引:3,自引:0,他引:3
微处理器设计是集成电路设计中最复杂,也最具有挑战性的工作。自七十年代Intel公司推出四位机4004以来,微处理器设计得到蓬勃发展。近年来,国外在微处理器设计上连续突破,推出一系列8位、16位、32位甚至64位微处理器。这些微处理器的推出使人 相似文献
20.
介绍了基于静止图像压缩标准JPEG解码器IP核的设计与实现.设计采用适于硬件实现的IDCT算法结构,通过增加运算并行度和流水线技术相结合的方法以提高处理速度.根据Huffman码流特点,采用新的Huffman并行解码硬件实现结构,用简单的算术运算代替复杂的配对模式,解码速度快,硬件成本低.该IP核可方便地集成到诸如数码... 相似文献