首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
基于锁相环技术的X 波段频率源的研制   总被引:2,自引:0,他引:2  
介绍了一种X 波段频率源的设计方案及相关理论。采用数字锁相环内混频技术实现的该X 波段频率源具有频带宽,相位噪声低,杂散低等特点。其主要技术指标如下:输出频率范围为9.8GHz~10.8GHz,频率步进为5MHz,在偏离1KHz 处相位噪声优于-85dBc/Hz,在偏离10KHz 处相位噪声优于-88dBc/Hz,杂散抑制优于60dBc。由最后的测试结果可 知,采用该方法设计的频率源既能保证低杂散又能显著改善相位噪声水平,可广泛用于通信设备和测试系统中。  相似文献   

2.
朱剑波  李科  刘虹  庞佑兵  费冲 《微电子学》2013,43(4):513-515
介绍了一种低杂散的小型化X波段频率综合器。基于SMT工艺,采用间接频率合成技术,使用锁相环、压控振荡器芯片、3阶无源环路滤波器和前置分频器实现频率综合。介绍了小型化的设计思路。仿真和测试结果表明,设计的频率综合器输出频率为9.2GHz,相位噪声优于-87dBc/Hz@10kHz,杂散优于-87.5dBc。该电路具有相噪低、杂散低、结构简单等优点,可广泛应用于通信、雷达等领域。  相似文献   

3.
严少敏  王新浪  张博 《现代导航》2019,10(4):291-293
本文介绍了一种超宽带捷变频源的设计与实现过程,该频率源采用直接模拟合成方式,通过合理的频率划分和高性能的开关滤波组件技术实现了超宽带、捷变频、低相噪、低杂散的优异性能,并给出了最终测试结果。实测结果表明该频率源在 Ku 波段 6GHz 带宽范围内具有杂散抑制优于-70dBc,相位噪声优于-103dBc/Hz@1kHz,跳频时间小于 200ns 等的性能。  相似文献   

4.
介绍了一种L波段的频率合成源的设计与实现方法,采用电荷泵锁相环来实现.该法设计的频率源具有低相位噪声、低杂散和高频率稳定度等特点,经过测量所做实物表明:相位噪声为-80.4dBc/Hz@1kHz;杂散抑制优于-55dBc;输出功率大于6dBm.满足项目的指标要求,并且,电路结构简单,体积小巧,性能优良,能够用于实际电路...  相似文献   

5.
为了某项目设计一款频率在2-3GHz宽带跳频源,频率间隔为1MHz,跳频点数为1001点。该跳频源要求相位噪声小于-100dBc @1kHz,杂散优于60dB。分析指标和软件仿真计算,采用HITTITE公司的HMC830锁相芯片来实现该设计方案。采用HITTITE公司的PLL仿真设计软件对环路滤波器进行优化设计后应用到实际电路中,使得该芯片在-55℃到+85℃均可稳定工作。通过外接串口通信控制模块,实现频率的跳变。最终该设计的实物测试相位噪声、杂散指标均优于目标值。测试得到该频率源相位噪声可达到-100dBc/Hz@1kHz,杂散指标能够达到-70dB,具有工程应用价值  相似文献   

6.
蒋涛  张建刚 《压电与声光》2016,38(2):189-191
讨论了一种杂散抑制高,频率步进小及相位噪声低的频率合成器的设计方法。设计采用混合式频率合成技术,研制实现了S波段频率合成器,实验结果表明,该频率合成器输出信号频率步进100 Hz,相位噪声优于-115dBc/Hz@10kHz,杂散抑制大于80dBc,跳频时间140μs。  相似文献   

7.
基于LTC6946-2频率合成器设计了3.1~4.9 GH频率源,给出了参数设计过程和实物测试结果。该频率源具有宽带、低相位噪声、低杂散、低成本和占用面积小等特点。经过硬件调试达到的主要指标为:输出频率3.1~4.9 GHz,步进10 MHz,相位噪声优于-97.8 dBc/Hz@1 kHz和-99.3 dBc/Hz@10 kHz,杂散优于-90 dBc。  相似文献   

8.
文章采用DDS驱动PLL的方式,实现了一种能完全覆盖Ku波段的宽带小步进低相位噪声低杂散频率合成器的设计,同时对DDS PLL频率合成器的输出特性进行了理论分析,并通过实验进行了验证.最终我们研制出了输出频率为12-18GHz的频综系统,步进为1MHz,相位噪声优于-90 dBc/Hz@10kHz,杂散优于-50dBc.  相似文献   

9.
介绍了一种P波段可控频率源的设计方案和相关理论,采用PLL即锁相技术实现P波段的频率产生,具有相位噪声低,杂散低的特点。利用单片机作为数据处理核心对锁相环的鉴相器进行置数和控制,实现了480~540MHz、步进为1MHz的可控频率输出。该频率源的主要性能指标为:输出频率480~540MHz,频率步进为1MHz,相位噪声优于-82dBc@1kHz,杂散抑制优于-60dBc,锁相环直接输出功率为0.6~1.1dBm。本文网络版地址:http://www.eepw.com.cn/article/164388.htm  相似文献   

10.
结合数字式频率合成器(DDS)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9851和集成锁相芯片ADF4112、4106构建的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析、仿真和试验,从仿真和实际测试结果看,该频率合成器达到了设计目标。该频率合成器能在L波段上实现每赫兹频率步进,相位噪声能满足-73dBc/Hz@1kHz、-83dBc/Hz@10kHz、93dBc/Hz@10kHz,杂散优于-60dBc,频率转换速度优于为50μs。  相似文献   

11.
介绍了一种X波段频率源的设计方法。该文采用2个数字锁相频率合成单环,再环外混频的方法实现了该X波段频率源的设计。该频率源具有相位噪声低,杂散低,频率稳定度高等特点。经试验测试结果表明,该频率源的相位噪声为-94.3dBc@1kHz,-99dBc@10kHz;输出功率大于13dBm,实现了一个性能较好的频率源。  相似文献   

12.
采用直接数字频率合成激励锁相环方案,基于现场可编程门阵列串行高速控制方式,设计并实现了一种低杂散、低相位噪声的C波段雷达跳频频率源。通过对有源环路滤波器参数和印制电路板的优化设计,使相位噪声和杂散等关键指标得到了极大改善。对系统设计方案、m序列发生器、跳频时间和相位噪声模型做了详细的理论分析和估算。测试结果表明:在7.5 GHz处,相位噪声≤-100 dBc/Hz@100 kHz,杂散电平≤-65 dBc,跳频时间≤10 μs,输出功率>10 dBm,实测结果满足产品的设计指标要求。  相似文献   

13.
为适用CDMA各类收发机的射频本振的应用要求,研制了一种低杂散低相噪高分辨率的P波段频率合成器。利用DDS输出信号具有高分辨率和PLL具有窄带跟踪滤波特性,通过有效的频率规划和参数配置,规避了DDS由于相位截断近端杂散无法消除的缺陷,有效抑制了DDS中DAC非线性和幅度量化误差引起的宽带杂散。通过仿真分析了方案的可行性,设计了样品并进行了测试。结果显示,所设计的频率合成器输出频率范围为755~765MHz,频率分辨率为100.5 kHz,杂散优于-71 dBc,相位噪声优于-105 dBc/Hz@1 kHz。  相似文献   

14.
郑永华  刘虹  庞佑兵 《微电子学》2016,46(4):445-448
采用双锁相环混频设计方案,设计了一种低相位噪声频率综合器,实现了单锁相环难以实现的低相位噪声指标。在系统理论分析的基础上,优化了电路布局,实际的电路尺寸为45.0 mm×30.0 mm×12.0 mm,实现了小型化K波段低相位噪声频率综合器。对频率综合器电路进行了测试,输出信号相位噪声为 -95 dBc/Hz @1 kHz和 -99 dBc/Hz @≥40 kHz,杂散为-72 dBc,完全满足设计指标的要求。  相似文献   

15.
提出了一种小型低相噪、低杂散的C波段全相参频率综合器设计方案。基带信号由DDS芯片产生,通过对环路滤波器和电路印制板的优化设计改善相噪和杂散性能,并与PLL输出的C波段点频信号进行上变频,得到所需信号。介绍了实现原理、相位噪声模型及设计方法。测试结果表明,在7.8GHz处,频综相位噪声≤-103dBc/Hz@100kHz,杂波抑制≤-61dBc。  相似文献   

16.
采用了锁相环(PLL)结合直接数字频率合成(DDS)的方法实现L波段小步进频率合成器,分析了此种频率合成器的相位噪声和杂散指标。介绍了具体的电路设计过程。实验测试表明,实现的L波段频率合成器结合了锁相环式和直接数字式频率合成的优点,步进间隔1 kHz,相位噪声在10 kHz处可达-98 dBc/Hz,杂散抑制-70 dBc,具有相噪低、杂散抑制好、步进小等特点。  相似文献   

17.
Ku波段宽带低噪声雷达频率源的研制   总被引:1,自引:1,他引:0  
介绍一种低相噪、低杂散、宽带的雷达频率合成器方案的设计和实现,该方案采用超低相噪模拟锁相环芯片,并采用双环环内下混频结构,通过对环路滤波器的精心设计,大幅度改善相位噪声和杂散性能。给出设计过程及测试结果。实验证明该方案是成功的,达到的主要技术指标为:输出频率12.8~14.8 GHz,相位噪声-90 dBc/Hz@1 kHz,杂散-55 dBc,步进间隔50 MHz。  相似文献   

18.
针对UHF频段的通信系统,研制了一种UHF频段的宽带频率源。采用锁相环频率合成的方法,通过对器件选型、参数设定、环路滤波器等关键部分详细分析的方式,完成了UHF频段频率源的设计。测试结果表明,该频率源的工作频率范围为300MHz-350MHz,步进频率为10kHz,杂散抑制优于45dBc,相位噪声优于50dBc/Hz@100kHz,输出功率大于-15dBm,各项指标满足实际工程应用要求。  相似文献   

19.
基于脉内相位编码脉间频率步进(PCSF)雷达信号的特点,提出了利用复杂可编程逻辑器件、直接数字频率合成器(DDS)和锁相环倍频器产生任意PCSF雷达信号的方法,并实际构造了一个宽带、低噪声的S波段PCSF信号源。利用该方法可以实现对输出信号相位的精确控制,通过选择DDS输出信号的频率范围可以减少带内的杂散分量。测试结果表明:该频率源在320 MHz带宽内的无杂散动态范围为62 dBc,相位噪声为-110 dBc/Hz@1 kHz。  相似文献   

20.
本文介绍了一种新型的X波段雷达接收机频率源设计方法。采用频率倒树状结构设计思想,并利用ADI公司生产的AD9510/AD9516芯片的低抖动时钟分配器多通道可编程特点,设计实现了雷达接收机频率源一本振的宽带多点跳频(频率从8060~8160MHz,步进10MHz,共11个点)及二本振、系统时钟、采样时钟等频率的直接合成,并给出了测试结果。实测结果显示:一本振频率8.13GHz相位噪声为-119.21dBc/Hz@1kHz ,杂散抑制为-71.99dBc,且多点跳频正常。从测试结果来看,本文介绍的直接合成频率源具有良好的低杂散、低相噪性能。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号