首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
直接数字频率合成器的频谱特性的分析   总被引:2,自引:0,他引:2  
现代通信系统对合成源的技术指标提出了越来越高的要求,可变参考源驱动的锁相频率合成器是一种较好的解决方案。直接数字频率合成器(DDFS)作为可变参考源是比较理想的。本文对直接数字频率合成器(DDFS)的输出特性进行了讨论,并用傅里叶变换的方法对直接数字频率合成器(DDFS)的输出频谱的杂散进行了分析,得到了有相位舍位民政部下直接数字频率俣成器的杂散分布。  相似文献   

2.
直接数字频率合成器的相位噪声分析   总被引:1,自引:0,他引:1  
验证了振幅调制和相位调制是2种等价的时钟噪声模型.基于相位正弦调制(晶振输出)的抖动模型,对直接数字频率合成器的谱函数进行了研究,推导出载频杂散比的精确计算表达式.受Bessel函数衰减的影响,通过忽略高阶杂散的能量,可以得出较简单的信噪比计算方法,同时指出提高数据恢复的采样率町显著的改善输出信噪比.仿真结果验证了载频杂散比和信噪比算法的有效性.  相似文献   

3.
近年来直接数字合成器(DDS)在高速化和多功能化方面又有了长足的进步。出现了时钟频率达GHz的DDS器件。本文介绍的美国模拟器件公司生产的AD9858的时钟频率最高可达1GHz,可直接形成0~400MHz的正弦波。可工作于单频模式和扫频模式,频率切换速度仅为83ns。若预先将有关数据存储在存储器中,可以将切换时间缩短至8ns,DDS通常作为产生正弦波的信号源使用。  相似文献   

4.
马丽 《电光系统》2003,(4):50-52
对直接数字频率合成器(DDS)的杂散进行分析.并从实际应用出发.给出了AD9852在串口中的应用.以及输出信号的处理结果.并且和锁相环PLL结合起来.达到了比较满意的效果。  相似文献   

5.
小步进频率合成器的设计   总被引:1,自引:0,他引:1  
朱瀚舟 《现代雷达》2004,26(6):48-49,53
回顾了三种基本的小步进频率合成器设计方法的优缺点。介绍了一种特殊的小步进频率合成器的设计方法,即采用两个大步进频率的单环锁相电路混频,两者步进频率的差较小为r,就能获得输出为小步进频率(为r)的合成器,并给出了相应的理论依据和计算。只要合理设置频率,规避互调分量的影响,就能使合成信号保持大步进频率单环锁相电路较低相位噪声、较短跳频时间和较低杂散信号的特性,而且合成原理简单,几乎不需要电路调试。  相似文献   

6.
基于CORDIC算法的优化的直接数字频率合成器   总被引:3,自引:0,他引:3  
周柱  张炜 《电子工程师》2005,31(10):34-37
介绍了一种用CORDIC(坐标旋转数字计算机)算法模块替代DDS(直接数字频率合成器)中ROM表的方法.应用这种方法可以极大地减小存储量,取消存储量对提高数据精度的限制,提高DDS的性能.对这种方法进行了理论分析,并用一个设计例子得出了仿真结果,证实这种方法的可行性,最后简要介绍了这种结构的FPGA(现场可编程门阵列)设计方法.  相似文献   

7.
介绍一种实现快速宽带直接频率合成的方法,给出相应的曲线,达到的主要技术指标为:带宽0.5-18GHz,相位噪声≤=100dBc/Hz@1kHz,频率捷变时间≤1μs.  相似文献   

8.
频率合成器技术发展动态   总被引:17,自引:1,他引:16  
万天才 《微电子学》2004,34(4):366-370,376
介绍了频率合成器的种类、技术发展动态;分析比较了国内外频率合成器的发展现状,并对我国频率合成器的发展提出了建议。  相似文献   

9.
介绍一种实现快速宽带直接频率合成的方法,给出相应的曲线,达到的主要技术指标为:带宽 0.5~18GHz,相位噪声≤-100dBc/Hz@1kHz,频率捷变时间≤1μs。  相似文献   

10.
与PLL频率合成器相比较 ,数字频率合成器 (DDS)有合成频率相对范围宽、频率切换时间短、合成频率精度高等优点 ,因而应用较广。但由于DDS的数字特征 ,DDS输出的频谱特性不易分析。文章在阐述DDS(以SIN输出DDS为例 )结构和工作原理的基础上 ,引导出一种DDS频谱的分析方法 ,谨供DDS的使用者参考。  相似文献   

11.
高性能X波段直接式频综的设计   总被引:3,自引:1,他引:2  
介绍一种X波段直接式频综的设计方案,对其输出杂散进行分析,并给出研制结果,在10GHz的输出频率上,偏离载频1kHz处的相噪为-108dBc/Hz,杂散优于-70dBc,跳频时间小于0.7μs,可捷变40个点。  相似文献   

12.
基于DDS的低相噪频率综合源设计   总被引:13,自引:2,他引:11  
谢仁宏  是湘全 《现代雷达》2003,25(12):41-43
分析了相位累加器截断、波形ROM有限字长、DAC等对直接数字频率合成器(DDS)相位噪声的影响,得出了DDS芯片本身对输出信号相位噪声影响很小的结论。给出了采用AD9854芯片构成的低相噪频率综合源的硬件组成以及系统实测的相位噪声、杂散技术指标。  相似文献   

13.
直接数字式频率合成器的原理与设计   总被引:4,自引:0,他引:4  
本文介绍了直接数字式频率合成器(DDFS)的一般原理,提出了一个改进方案,并用改进方案设计了一个频率范围为0.01Hz~30kHz,频率间隔为0.01Hz,具有晶体振荡器频率标准稳定度的正弦/余弦信号发生器。  相似文献   

14.
一种高精度直接数字式频率源的设计   总被引:1,自引:0,他引:1  
直接数字频率合成(DDS)是近年来发展非常迅速的一种新型频率合成技术,它具有频率分辨率高、相位噪声低、频率切换时间短等特点。首先简要介绍DDS的工作原理及其性能,然后阐述如何利用AD9851芯片设计一个高精度直接数字式合成频率源。  相似文献   

15.
频率合成器在现代电子系统中应用日益广泛,UHF(超高频)宽带数字频率合成器是地囿数字电视广播覆盖网的重要设备——数字电视激励器和转发器中的主要组成单元。提出了一种UHF宽带小频率步进、低相噪数字频率合成器的设计方法,介绍了系统各部分的设计方法、器件选择、相关参数的计算及PCB(印制电路板)设计,最后给出了系统射频输出信号相噪测试结果,验证了本设计方法的有效性和设计方案的可行性。  相似文献   

16.
本文介绍了一种超低空搜索雷达频率综合器的设计,该频综采用直接合成方式,实现了频综的低相噪、低杂散和小于1μs的跳频时间。  相似文献   

17.
提出一种基于最佳平方逼近算法的数字频率综合器的设计方法,同时采用非均匀分段纠正误差方式对输出正余弦波形进行优化。通过MATLAB系统仿真分析结果表明,采用这种新方法设计的数字频率综合器性能具有精度高、误差小和结构简单的优点,最差情况下的无杂散动态范围(SFDR)小于-80dBc。  相似文献   

18.
DDS相位舍位杂散信号的频谱分析   总被引:1,自引:0,他引:1  
杂散特性限制着直接数字频率合成(DDS)技术的应用和发展,其中相位舍位、幅度量化和DAC的非理想特性等是影响DDS输出频谱质量的主要杂散源。文中主要研究相位舍位对DDS输出频谱的影响,首先通过离散傅里叶变换将任意的频率控制字转化为频率控制字为1来对DDS的输出信号进行频谱分析,然后由DDS的输出序列入手深入研究了相位舍位时DDS输出频谱的特性,得到的DDS输出频谱的数学模型精确、简单。  相似文献   

19.
直接数字频率合成器的PFGA实现   总被引:2,自引:1,他引:1  
系统采用Xilinx公司生产的型号为XC3S200的FPGA芯片和Maxim公司、生产的型号为MAX5885的专用D/A芯片,利用直接数字频率合成技术,通过Xilinx公司的ISE9.2开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计。可得到相位连续、频率可变的信号。经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号