共查询到18条相似文献,搜索用时 125 毫秒
1.
根据实际需要,研制了一种吊放声呐仿真系统,该系统在吊放声呐设备研制、测试等过程中,能够产生特定参数要求的目标回波信号,研究各种算法进行目标检测和参数估计,验证声呐设备存在的技术问题.阐述了该系统的理论知识,并在此基础上,着重介绍了其软件架构和实现方法. 相似文献
2.
介绍了一种基于CPCI总线下的实时吊放声呐模拟设备。该设备可响应声呐设备的控制命令,实时地生成模拟水下目标的多通道数字信号,检测声呐设备的性能。 相似文献
3.
采用大规模的TigerSHARC DSP高速并行信号处理板对吊放声呐信号处理系统进行设计与研究.该处理板共有8片ADSP-TS101芯片,整板采用共享外部总线和分布式并行处理相结合的网络互联结构,大大增强了DSP芯片之间的I/O吞吐量和处理速度,在设计中充分利用了ADSP-TS101芯片强大的Link口扩展功能,使各模... 相似文献
4.
反潜直升机吊放声呐应召搜潜效能建模与仿真分析 总被引:1,自引:0,他引:1
基于反潜直升机吊放声呐探测原理及使用特点,首先建立了在初始位置已知、航向及航速未知的条件下目标潜艇位置散布模型,然后根据潜艇散布规律推导吊放声呐一次点水搜索概率公式,建立圆形、方形搜索图形的吊放声呐搜索效能模型,最后采用蒙特卡洛方法,仿真分析在目标初始位置已知、航向及航速未知的条件下吊放声呐搜索概率,证明在不同吊放次数下仿真出的搜索概率值与理论计算值基本一致,验证搜索效能模型有效,并分析了吊放声呐战术作用距离对搜索效能的影响. 相似文献
5.
对研制和使用的声呐系统和设备都应进行性能的检验和测试,以保证满足实际工作的需要.针对主被动联合声呐的设计要求和技术指标,结合项目实际情况,设计了一种检验主被动声呐性能的湖上测试方案.通过湖上试验验证,设计完成的测试方案有效检验了主被动声呐系统的性能和技术指标,达到了项目提出的考核指标. 相似文献
6.
随着数学理论和信号处理理论的不断发展,主动声呐检测方法也愈加丰富,但在主动声呐检测问题中,由于混响的存在使经典信号处理方法的应用受到限制。设计了一套用于集成各种算法的主动声呐检测系统,介绍了整体框架的实现和几个抗混响算法,演示了一些基于实际数据的初步结果。 相似文献
7.
8.
航空吊放声呐主动工作模式下的作用距离不但与海域的声速剖面和装备自身性能有关,还与吊放声呐的入水深度有关.首先利用BELLHOP模型分别对带有跃层声速剖面、正声速剖面和负声速剖面3种情况下的声传播特性进行了仿真分析;然后研究了不同声速剖面下潜艇在不同深度航行的概率分布,建立并分析了潜艇运动规律模型,结果表明,不同声速剖面下,潜艇在不同深度航行的概率分布不同;最终通过潜艇在不同深度航行的概率分布,计算出吊放声呐不同入水深度下的平均探测距离,得到了不同声速剖面下吊放声呐的最佳入水深度,更能充分发挥声呐装备的最佳性能. 相似文献
9.
作为一种大功率、低频水声换能器,压电圆管换能器具备声源级高和结构紧凑的优势,现已成为潜艇水声对抗中发挥重要作用的设备。在计算机技术不断发展的背景下,引入有限元手段,将提升设计质量,更为契合声呐浮标和吊放声呐作业需求。基于此,阐述有限元分析方法和应用软件,并基于有限元手段设计压电圆管换能器,在深入剖析基本理论的前提下,说明模型构建和振幅分析过程,以期为我国航海事业发展奠定坚实基础。 相似文献
10.
11.
12.
13.
14.
Nowadays, the multicore processor is watched with interest by people all over the world. As the design technology of system on chip has developed, observing and controlling the processor core's internal state has not been easy. Therefore, multicore processor debugging is very difficult and time‐consuming. Thus, we need a reliable and efficient debugger to find the bugs. In this paper, we propose an on‐chip debug architecture for multicore processors that is easily adaptable and flexible. It is based on the JTAG standard and supports monitoring mode debugging, which is different from run‐stop mode debugging. Compared with the debug architecture that supports the run‐stop mode debugging, the proposed architecture is easily applied to a debugger and has the advantage of having a desirable gate count and execution cycle. To verify the on‐chip debug architecture, it is applied to the debugger of the prototype multicore processor and is tested by interconnecting it with a software debugger based on GDB and configured for the target processor. 相似文献
15.
针对地基天文光电观测系统获取图像数据量大、实时处理难度高等特点,设计并实现了以高可靠CPCI工控机为平台、基于FPGA+双DSP TMS320C6455的实时信息处理机。详细介绍了实时信息处理机硬件结构,深入分析了实时信息处理机的设计特点。针对实时信息处理机实时图像获取和实时图像处理的主要任务,重点描述了工程实现过程中图像获取及处理流程、弱小目标检测算法实现、DSP任务分割和速度优化等。外场实验及大量实测数据处理结果验证了该处理机的实时性和处理能力,满足了天文光电观测系统的要求,为高分辨率图像的处理运算提供了可靠的硬件平台。 相似文献
16.
17.
ADSP-TS101是AD公司新一代Tiger SHARC结构的高性能定/浮点数字信号处理器,以其卓越的性能可广泛应用于医疗图像、声纳系统、通信、军事、航空、自动控制、仪表、雷达等领域。本文介绍ADSP-TS101的应用特点、主要性能及芯片内部的系统结构和功能框图,并着重给出多片ADSP-TS101在雷达信号处理方面的典型应用,最后说明了DSP的电源供电和功耗的计算方法。 相似文献
18.
介绍了调频扫描波束的原理,以及使用DSP产生发射信号的16基元线列阵发射系统。该系统可在发射调频脉冲的同时连续扫描搜索平面,进行目标测向测距。通过发射和接收双重波束形成,将同一尺寸基阵的方向性指数提高20dB,并大幅度简化接收设备。这一技术可用于雷达和声纳设备上。 相似文献