首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
为了简化IP核的设计过程,本文介绍了一种基于FPGA的中值滤波算法的IP核实现方法.针对FPGA 的特点对实现方法进行了研究,从而简化了复杂算法的IP核设计问题.实验结果表明,该IP核设计方法具有设计周期短,可靠性高等特点.  相似文献   

2.
《无线电工程》2017,(1):79-82
介绍了一种基于Altera公司IP核进行FIR数字滤波器的参数设计及在FPGA中的快速实现方法。为了达到FIR滤波器的性能要求,介绍了Matlab和IP核中信道冲激响应的阶数和时域系数的设计方法。编程实现了时域卷积运算,并给出了冲激响应和输入数据比特量化的方法和结果。为验证FIR滤波器设计的正确性,分别给出了Matlab和Model Sim中FIR低通滤波器的仿真输入波形和滤波输出波形。仿真结果表明,设计的滤波器通带信号完整,阻带滤波性能良好,该方法具有较好地适用性。  相似文献   

3.
为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在XilinxISE环境下设计与仿真。最后在FPGA上嵌入UARTIP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。  相似文献   

4.
为增加系统稳定性.减小电路板面积.提出一种基于FPGA的异步串行口IP核设计.该设计使用VHDL硬件描述语言对接收和发送模块在Xilinx ISE环境下设计与仿真.最后在FPGA上嵌入UART IP核实现电路的异步串行通信功能.该IP核具有模块化、兼容性和可配置性.可根据需要实现功能的升级、扩充和裁减.  相似文献   

5.
数字脉冲压缩技术是提高雷达系统分辨率的重要途径,它能够有效地解决雷达的作用距离和距离分辨力之间的矛盾。在不降低雷达作用距离的前提下提高雷达的距离分辨力。而数字脉;中压缩设计中存在无数固有的障碍和两难取舍的东西,这都显著地影响着脉压系统实时性和精度的提高。而通过专用的FPGAIP核来设计不但可以有效的克服和回避这些困难,而且可以有效的提高脉冲压缩系统的性能。  相似文献   

6.
基于FPGA IP核的FFT实现与改进   总被引:1,自引:0,他引:1  
利用FPGA IP核设计了一种快速、高效的傅里叶变换系统。针对非整数倍信号周期截断所导致的频谱泄露问题,提出了一种通过对输入信号加窗处理来抑制频谱泄露的方法。利用Modelsim和Matlab对设计方案进行了仿真,同时在Altera 公司的Cyclone II硬件平台上进行了验证。验证结果表明,系统性能良好,改进效果明显。  相似文献   

7.
为了充分利用FPGA的丰富资源,文章从DDS的原理出发,给出了用FPGA来实现DDS的频率合成功能.同时运用Xilinx ISE 8.2和Matlab来加快DDS设计综合的具体方法。  相似文献   

8.
本系统将FPGA(现场可编程门阵列)引入作为数字频率计的数据处理核心,提升了数字频率计的整体性能。待测信号送入前置模拟信号调理电路进行放大、整形等处理后,转化为同频率逻辑电平信号,在FPGA芯片中嵌入增强型8051 IP 核,完成测量、处理、显示工作。经实验证明,本系统设计可以精准地完成对频率、占空比、时间间隔的测量。  相似文献   

9.
MD5算法IP核的设计与实现   总被引:2,自引:0,他引:2  
文章介绍了MD5算法,给出了IP核的整体架构及其重要模块的设计实现方案。最后分析了IP核的接口信号,并对IP核的性能进行了评估,给出了评估参数。  相似文献   

10.
针对利用FPGA进行2FSK系统的设计问题,通过复用高性能的Xilinx IP Core,选择相位抖动、泰勒级数纠正等方法改进输出频率特性,构建了关键的DDS电路模块。按相互协调方式分别进行了调制、解调部分的设计实现和主要模块编程,仿真表明完全满足工作要求,方法简便且系统性能可调控,较利用传统方法或DDS电路模块实现该系统节约FPGA资源,极大提高设计效率。  相似文献   

11.
张旭  李巍 《现代电子技术》2011,34(10):74-77
为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGAIP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数据对脉冲压缩结果进行了分析。结果表明,该系统可实现1024点的脉冲压缩功能,主副瓣比、主瓣宽度等指标与理论仿真结果一致。该方法的参数设置灵活,可以简化软件设计,缩短研发周期。  相似文献   

12.
基于FPGA的参数化时域脉冲压缩IP核的设计   总被引:3,自引:0,他引:3  
数字脉冲压缩技术在现代雷达中已得到广泛应用,但不同雷达的参数各不相同,脉压处理电路也各不相同,因而使脉压电路的通用性甚差。该文介绍了一种基于现场可编程门阵列(FPGA)的参数化时域脉;中压缩IP核的设计方法。用该方法设计的脉冲压缩IP核通过参数化方式.使电路能适应脉冲压缩工作模式数、最大处理点数、输入数据率、数据/系数的宽度、乘法器流水级数及各种工作模式的对称性的改变,从而使脉压电路的通用性大为增强。  相似文献   

13.
基于FPGA的数字脉冲压缩系统实现   总被引:1,自引:0,他引:1  
庞龙  陈禾 《现代电子技术》2010,33(14):190-192,195
针对采用线性调频信号的宽带雷达系统,完成单通道高速数据采集和数字脉冲压缩系统的工程实现。系统使用ADS5500完成14位6、0 MSPS的数据采集,使用FPGA实现1 024点的数字脉冲压缩。脉冲压缩模块采用快速傅里叶变换IP核进行设计,可以在脉冲压缩的不同阶段对其进行复用,分别完成FFT和IFFT运算,从而使硬件规模大大减少。系统采用块浮点数据格式以提高动态范围,同时减小截断(或舍入)误差对输出信噪比的影响。  相似文献   

14.
简述了脉冲压缩技术的原理以及APEX20KE系列FPGA的特点,给出了基于FPGA实现FFT的结构框图。在此基础上实现实时脉冲压缩的频域算法。该方法具有快速稳定、结构简单、性能价格比较高等特点。  相似文献   

15.
吴立鹏  万福 《电子工程师》2009,35(1):20-22,25
主要讨论了OFDM(正交频分复用)系统中使用数字中频的优点、在发射机和接收机中的实现方案.重点叙述了数字中频中两个关键模块NcO(数控振荡器)和成型滤波器在FPGA(现场可编程门阵列)中的设计.在NCO的设计过程中采用有效、简便的方法一查表法;成型滤波器使用了固定系数的有限冲击响应滤波器.介绍了使用分布式运算法和CSD(典范带符号)方法设计成型滤波器的原理,分析了数字量化误差.  相似文献   

16.
脉冲压缩是雷达信号处理的重要组成部分,用FPGA实现硬件数字脉压是当前脉压技术的发展方向。阐述了一种基于FPGA的双通道数字脉冲压缩系统的原理,方案与具体实现技术,分析了其性能。工程实践表明,与传统的方法相比,该实现方法在通用性,实时性上都具有很强的优越性和推广应用前景。  相似文献   

17.
张乾坤  田之俊 《电子科技》2012,25(7):110-113
介绍一种数字中频恢复系统,该系统分为光纤接收单元、FPGA核心单元和QDUC单元。光纤接收单元采用高速串行器/解串器TLK1501,完成高速串行数据的串行转换。FPGA核心单元对数据进行解码、检验、配置TLK1501和AID957。QDUC单元实现基带信号的上变频和D/A转换。测试结果证明,系统具有实时性好、工作稳定、抗干扰性强的优点。  相似文献   

18.
基于FPGA雷达成像方位脉冲压缩系统的设计   总被引:1,自引:0,他引:1  
姜玮华  刘波  邢孟道 《电子科技》2009,22(10):36-39
在对线性调频信号及脉冲压缩的原理进行简单的介绍后,给出雷达成像R-D算法中方位脉冲压缩实现的具体方法,设计方位脉冲压缩的模块化结构,然后在FPGA进行实现.文中指出了基于FPGA的系统中各个模块的作用以及具体的实现方法,给出仿真结果并进行总结.  相似文献   

19.
基于FPGA的IP核水印保护方法   总被引:2,自引:2,他引:0  
随着FPGA在容量、功能和灵活性等方面的不断提高,越来越多IP核以其为基础进行设计,然而基于FPGA的IP核易被第三方窃取并进行非法扩散。通过将用户身份信息作为水印嵌入FPGA,以达到保护IP核安全,防止非法扩散的目的。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号