首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 109 毫秒
1.
针对基于FPGA的DSP技术,本文提出了一种基于DSP Builder的软件无线电调制器的设计方法,在DDS的理论基础上,采用DSP Builder软件,设计了具有FSK、PSK、ASK调制功能的数字中频调制器。文中讨论了调制载频的一般理论,并将推导出的相关理论结果运用到仿真调试中,最后在FPGA芯片上验证了调制器的系统功能。  相似文献   

2.
在CATV系统中 ,电视调制器是前端设备的主要组成部分 ,用量最多 ,是用于处理以视频和音频为入口的卫星、微波、录像、DVD、摄像信号调制成电视射频信号的一种专用设备。电视调制器可分为射频直接调制器、中频调制器 +IF/RF变频器、广播级调制器 (采用频率相关技术 ,并具有高中频频率变换、输出频道可捷变 )。中频调制器是固定频道输出 ,将一个视频信号和相应的音频信号调制为一个 8MHz带宽的并由残留边带调幅视音频信号组成的中频信号 ,采用集成化平衡混频器 ,其本振端与射频端均大于 2 5dB的隔离度 ,射频输出为多级滤波 ,…  相似文献   

3.
调制器用于将解调器输出的视音频信号、卫星接收机输出的视音频信号及自办节目的视音频信号调制到电视频道频率上。调制器由中频调制器和上变频器组成。它首先将视音频信号调制到电视中频 ,然后经上变频器 ,把电视中频变换为电视频道信号 ,再送到混合器进行混合 ,最后送入HFC网络。中频调制器是运用在中频处理型邻频前端的一个重要设备 ,它的作用是将视频图像信号调制到电视中频频率 38MHz(或 37MHz)上 ,将音频信号调制到伴音中频 31.5MHz(或 30 .5MHz)上 ,其原理图如图 1所示。由图 1可见 ,伴音中频是由 6 .5MHz伴音载频和38MHz(或 3…  相似文献   

4.
郑国全 《电子技术》1994,21(3):18-20
电视调制器是把摄像机、录像机、卡座、卫星地面接收机等视听设备输出的优质音、视频信号,经处理后变换成电视中频或射频信号供电视发射机及电缆电视系统使用。随着卫星及其它电视信号源越来越丰富,加之电缆电视邻频系统的推广,调制器的用量越来越大。所以,研制高性能、低成本的电视调制器有很大的现实意义。电视调制器一般分成两种类型:一种是中频调制型,一种是直接调制型。中频调制型是把音、视频信号先变换成中频信号,经处理后和调制器中产生的本振信号进行混频,其差频或和频恰好成为需要的某个电视频道信号,然后放大、滤波后送…  相似文献   

5.
CA - 98系列调制器是万利达公司生产的邻频中频处理调制器 ,有些调制器带有模拟卫星接收机或电视解调器 ,该产品的性能价格比较高 ,广泛应用于我国乡镇的中小型有线电视前端。1 CA - 98系列调制器的结构CA - 98系列调制器按功能将结构划分为 5个功能单元 :中频调制、中频处理、上变频、本机振荡、高频放大。其结构框图如图 1所示。图 1 调制器的结构框图中频调制 :其功能是把图像信号和声音信号调制成中频信号。从VIDEOIN输入的图像信号经过匹配、钳位电路 ,进入中频调制集成电路IC1(TDA5 6 6 6 )。由D1~D4 组成的钳位电路还可以…  相似文献   

6.
中频全数字调制技术及其在DOCSIS协议中的应用   总被引:1,自引:0,他引:1  
介绍中频全数字调制技术的原理,重点讨论设计全数字调制器的关键问题。在介绍DOCSIS协议物理层传输特性的基础上,给出基于中频全数字调制技术的DOCSIS调制器设计方案,提出该方案中几个关键问题的解决办法,并计算参数。  相似文献   

7.
为了提高调制器的灵活性和可扩展性,设计了一个中心频率和符号速率可调,且支持多种调制体制的高速通用数字调制器方案,并能产生中频为80MHz,带宽为7.9365MHz的正交相移键控(QPSK)信号和16QAM(正交幅度调制)信号。集中论述基于软件无线电的通用调制算法、符号映射原理和高速成形滤波模块的具体实现。测试结果表明,该方案开放性好,结构简单,体积小,具有一定的实用性和通用性。  相似文献   

8.
林秉瑞 《电视技术》1989,(9):6-17,30
本文采用切比雪夫函数分析方法分析了环形振幅调制器。并用计算机计算了调制系数,非线性失真系数,调制信号的波形失真,所得计算值与测量值结果一致,并得出调制信号的振幅、直流偏置电压的取值范围。本文还介绍了单平衡调制器和中频调制器以及工艺设计要求。  相似文献   

9.
调制器用于将解调器输出的视音频信号、卫星接收机输出的视音频信号及自办节目的视音频信号调制到电视频道频率上.调制器由中频调制器和上变频器组成.它首先将视音频信号调制到电视中频,然后经上变频器,把电视中频变换为电视频道信号,再送到混合器进行混合,最后送入HFC网络.……  相似文献   

10.
调制器用于将解调器输出的视音频信号、卫星接收机输出的视音频信号及自办节目的视音频信号调制到电视频道频率上.调制器由中频调制器和上变频器组成.它首先将视音频信号调制到电视中频,然后经上变频器,把电视中频变换为电视频道信号,再送到混合器进行混合,最后送入HFC网络.  相似文献   

11.
一种基于FPGA的MSK调制器设计与实现   总被引:1,自引:0,他引:1  
首先分析了MSK调制信号的特点以及功率谱,然后根据软件无线电的思想,用可编程器件FPGA实现了基带信号的MSK调制,主要包括串并转换、数字频率合成、基带调制与中频调制等部分.  相似文献   

12.
A low-power constant envelope phase-shift modulator is presented. The circuit switches the phase of a constant amplitude carrier at output according to the input digital data. Design issues and their impact on the performance of the modulator are discussed. A test chip was fabricated in a 0.18-/spl mu/m CMOS process. Experiment results verified the design principle of the modulator. The modulator consumes 2 mA and is suitable for low-power wireless applications like sensor network and personal area network. Since the circuit is implemented mostly by digital circuit, has broad-band frequency response, and supports high data rate, the modulator can be used at various wireless bands. The measured operating range of carrier frequency is 1.75 to 3.5 GHz, and the modulation data rate can go up to 500 Mb/s. In addition, the modulator can be modified to generate different modulations by digitally controlling both the phase and amplitude of the output signal from a phasor-combining circuit. Therefore, the modulator can potentially be used for software configurable radios.  相似文献   

13.
This letter reports the design and analysis of a low-power discrete constant envelope phase modulator. The modulator discretely changes the phase of a constant envelope carrier according to the input digital data bits. A test chip was fabricated in a 0.13-/spl mu/m logic complementary metal oxide semiconductor process. The modulator consumes 2mA from a 1.2-V supply, has an operating frequency range between 1.5GHz and 3.3GHz, and can support a data rate up to 225Mbps with better than 5.5% error vector magnitude. The modulator can be designed to generate different modulation schemes by digitally controlling the phase and/or amplitude of the carrier, and therefore potentially can be used in software defined radios.  相似文献   

14.
基于FPGA的数字发射机的设计   总被引:1,自引:0,他引:1  
软件无线电的基本思想是以一个通用、标准、模块化的硬件平台为依托,通过软件编程来实现无线电台的各种功能,从基于硬件、面向用途的电台设计方法中解放出来.随着软件无线电技术的发展,数字调制发射机具有调制中心频率可调、频移可编程、调制方式可重组、调制码速率高、可以与编码器合并扩展功能强等很多优点,成为今后发射机的发展主流.本文...  相似文献   

15.
This paper proposes a new architecture of delta-sigma (DS) modulator suitable for RF digital transmitter design. This novel architecture considerably reduces the speed requirements of the digital signal processing block. The novelty lies in the implementation of a specific fully digital up-conversion in combination with a low-pass DS modulator to produce high-frequency digital-like signals, which can be used to drive highly efficient switching-mode power amplifiers. The proposed architecture is suitable for reconfigurable all-digital, multistandard and multiband wireless transmitters. The novel transmitter architecture has been validated using simulation and implemented on a field-programmable gate array development board for two different signals, code division multiple access and orthogonal frequency division multiplex.   相似文献   

16.
针对现代数字通信系统中广泛使用的宽带数字调制,分析了其矢量合成原理,并采用统一的FPGA硬件平台、算法软件实现、IF/RF矢量调制器来实现。文中给出了实现电路原理,对实际的幅度与相位不平衡给出补偿解决办法。最后给出了多进制相移键控(MPSK)调制器测试数据,其性能优良,可以满足多频段扩跳频数据传输要求。  相似文献   

17.
This paper presents the design of a reconfigurable delta sigma analog to digital converter. Its main degree of freedom is the choice of the noise shaping between low-pass and high-pass. Thanks to this reconfiguration parameter, the converter takes full advantage of both noise shapings and employs the most suited architecture depending on the received standard. Moreover, the low-pass/high-pass reconfiguration makes the analog-to-digital converter compliant for both the low-IF and the zero-IF receiver architectures. The paper also presents a novel reconfigurable dynamic element matching technique which efficiently addresses the digital to analog converter mismatch for both the high-pass and the low-pass delta sigma modulators. The sampling frequency and the quantizer number of bits are likewise adjustable. A GSM/UMTS compliant delta sigma analog to digital converter including reconfigurable decimator has been designed in a 1.2 V 65 nm CMOS process. The high-pass modulator is employed in a low-IF receiver for the GSM mode to profit from its robustness against offset and 1/f noise. For the UMTS mode, the low-pass modulator is employed in a zero-IF receiver because of its lower sensitivity to clock jitter.  相似文献   

18.
提出了现场可编程门阵列(FPGA)直接射频正交调制无线通信发射机的一种新设计。新设计克服了传统正交调制方案结构复杂的缺点,去掉了传统正交调制方案中的基带数字处理芯片和射频部分之间的数模转换器件和混频器,使基带数字处理芯片和射频正交调制器直接连接,最大化地实现了传统无线通信发射机的软件化和数字化。采用新技术制作的无线发射系统的实测表明,新发射机误码率达到了传统的正交调制方案的误码水平。新设计不需要传统方案必须的数模转换器件和混频器,使系统简化,成本降低。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号