共查询到15条相似文献,搜索用时 140 毫秒
1.
基于FPGA的Camera Link转HD-SDI接口转换系统 总被引:1,自引:1,他引:0
由于Camera Link相机具有接口复杂、传输距离近等局限性,设计并实现了一种基于FPGA的Camera Link转HD-SDI接口转换系统。该系统采用Altera公司的EP2S60F1020高性能FPGA完成图像数据的采集并按SMPTE274M标准编码;为解决Camera Link相机输出数据同HD-SDI输出图像行、场时间不同的问题,采用3片SDRAM作为帧缓存模块,延迟1帧输出;编码完成的数据输出到并串转换芯片LMH0030,从而得到HD-SDI格式的视频输出。由于Camera Link相机输出数据同HD-SDI输出图像的帧频并不绝对相同,每隔708帧必须丢去一帧数据,从而导致输出时固定丢帧,但FPGA对图像的处理并不会丢帧。实验结果表明,本系统能够将Camera Link相机输出的图像数据转换成HD-SDI输出,并用采集卡采集到图像数据。 相似文献
2.
为了实现波前处理机脱离以哈特曼传感器为核心的波前探测光学系统,独立地进行处理机算法的设计和验证,采用软、硬件结合的方式,设计了哈特曼传感器输出图像仿真平台。上位机仿真监控软件采用VC 和MATLAB 联合编程,根据哈特曼传感器工作原理和结构,仿真生成哈特曼图像,并完成与硬件电路交互命令和传输数据的功能。以FPGA 为核心的主控电路,完成发送响应信号、接收监控软件发送的读写指令、存储数据的功能,并根据实际CCD 时序实时输出标准Camera Link 接口格式的图像数据。经验证,软件仿真图像和实际输出相符;仿真平台输出表明硬件时序正确,满足设计速度要求。 相似文献
3.
为了Camera Link摄像机的小型化和集成化,设计并实现了基于FPGA的Camera Link接口的编码输出功能。输出编码分为3个步骤:首先,完成图像像素数据到Camera Link PORT的映射;其次,根据DS90CR287的数据编码要求对PORT数据和同步时钟信号进行编码;最后,通过FIFO和并串转换功能模块完成图像数据和时钟编码信号的LVDS信号输出。使用ModelSim软件,对像素时钟为40 MHz的BASE模式进行了仿真,同时在实物实验中,完成了像素时钟为40 MHz的FULL模式的实验,通过以上两方面实验验证了设计的Camera Link输出编码方案的正确性和可行性。提出的编码方案稳定可靠,可以应用于不同模式下的Camera Link编码输出,具有很高的灵活性和应用价值。 相似文献
4.
为实现远距离、高可靠性传输,并减小复杂度,对Camera Link Full接口数据的HD-SDI传输显示进行了深入研究。采用FPGA作为核心处理器,考虑相机输出具有多种帧频,采取帧频检测及充分降频策略,并通过3个SRAM进行缓存以实现帧频转换,以满足HD-SDI帧频25Hz的要求。考虑到SRAM数据宽度,采取FIFO行缓存策略将Camera Link Full80输出的10tap、80bits图像数据转换成单通道的8bits图像数据。最后,完成系统设计并进行实验验证。实验结果表明:系统实现了图像数据从50Hz、100Hz、500 Hz等多种帧频的Camera Link Full80到25帧HD-SDI接口1080i的格式转换及实时显示,且图像层次丰富,无失真。 相似文献
5.
6.
空间相机图像压缩模拟源的设计与实现 总被引:1,自引:1,他引:0
为了解决在CCD与地面实时压缩系统对接时造成的时间和物力的浪费,提高地面实时压缩系统测试效率,文章设计了一种图像压缩模拟源系统,可以模拟CCD相机输出,来代替CCD相机与地面实时压缩系统进行对接。该系统采用FPGA实现模拟源的时序与逻辑控制,利用内部逻辑生成自校图像,或通过USB2.0总线接口与PC机进行数据通信,将模拟源图像通过缓存SDRAM下载到FLASH中。采用同步串行LVDS接口,高速Gbps接口和Camera Link接口,实现数据与压缩存储单元的高速传输。实验表明,该图像压缩模拟源从USB接口下载速度达40Mbyte/s,在与以上3种接口传输数据时,无误码和数据丢失,该系统稳定可靠。 相似文献
7.
8.
9.
10.
11.
基于PXIE总线的高速CCD数字图像采集系统设计 总被引:4,自引:0,他引:4
为实现高速电容耦合器件(CCD)数字图像采集传榆,提出一种基于PXIE总线和CameraLink协议的高速图像采集系统设计方案。设计了CameraLink硬件接口电路,实现了视频数据信号的接口设计、控制信号的接12设计、串行通信信号接口设计;同时采用Xilinx公司的Virtex-5LX50T型FPGA作为PXIE传输控制器,并对IP核进行了开发,减少了外围电路设计难度。创新性地运用直接内存访问的工作方式对PXIE传输速度进行优化。实验结果表明,PXIE配置为8通道时,读取数据速率达到1504MB/s,写入速率达到了1490MB/s,可以满足高速CCD数据的传输要求。 相似文献
12.
13.
为了对四象限探测器输出的四路信号进行同步采集传输,本文设计了一套高分辨率、高速率的同步数据采集传输系统。该系统首先以FPGA芯片EP1C12Q240为核心,控制模数转换芯片ADS1274采集数据,数据经过片内FIFO缓存,然后按Camera Link协议将数据打包为32×40大小的图像,图像经Camera Link接口传输到PC机,最后使用图像采集卡采集图像数据,并利用MATLAB编写软件实现图像解码与存储。实验结果表明:该系统实现了分辨率为24bit、采样速率为100kHz的4通道同步数据采集,其有效分辨率可达18.79bit,数据传输稳定可靠。满足了数据采集系统高分辨率、高速率的需求,并且该方案也可方便地移植到其他应用中,具有较好的可扩展性。 相似文献
14.
移动便携图像存储系统的设计 总被引:1,自引:4,他引:1
为满足Camera Link相机图像存储系统小型化、可移动、易携带的要求,设计了基于Xilinx公司V4系列现场可编程门阵列(FPGA)和TI公司6000系列数字信号处理器(DSP)相结合的硬件电路方案。首先,在FPGA的控制下图像数据缓存到一片SDRAM中,同时读出另外一片SDRAM中缓存的图像,经乒乓操作存储到两块固态硬盘中。其次,DSP与上位机用百兆网连接,在上位机的控制下,DSP从外部存储器接口(EMIF)中获取图像数据后,发送给上位机完成实时显示或者存储图像回放的功能。实验表明:在相机分辨率为640×480、帧频为100f/s且像素为10位时,该系统可以不丢帧地完成图像存储任务。在不需要实时显示的应用场合,系统可以单独完成脱机存储任务,满足Base型Camera Link相机的便携存储要求。 相似文献