首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 125 毫秒
1.
DDS频谱杂散分析及其抑制研究   总被引:1,自引:0,他引:1  
杂散特性是制约DDS(直接数字频率合成)技术进一步应用和发展的重要因素,其相位舍位、幅度量化和DAC(数模转换器)的非理想特性等是影响DDS输出频谱质量的主要杂散源。文中对DDS输出的理想频谱进行了分析,介绍了相位舍位、幅度量化和DAC的非理想特性等杂散源对DDS输出频谱质量的影响;针对杂散源对DDS输出频谱质量的影响,总结了抖动注入法、延时叠加法、数据压缩法等几种抑制杂散的方法,对DDS技术的工程应用具有参考价值。  相似文献   

2.
DDS相位舍位杂散信号的频谱分析   总被引:1,自引:0,他引:1  
杂散特性限制着直接数字频率合成(DDS)技术的应用和发展,其中相位舍位、幅度量化和DAC的非理想特性等是影响DDS输出频谱质量的主要杂散源。文中主要研究相位舍位对DDS输出频谱的影响,首先通过离散傅里叶变换将任意的频率控制字转化为频率控制字为1来对DDS的输出信号进行频谱分析,然后由DDS的输出序列入手深入研究了相位舍位时DDS输出频谱的特性,得到的DDS输出频谱的数学模型精确、简单。  相似文献   

3.
DDS的杂散分析及降低杂散的方法   总被引:1,自引:0,他引:1       下载免费PDF全文
刘兰坤  潘明海   《电子器件》2007,30(2):572-574
对直接数字频率合成器(DDS)的相位截断杂散、幅度量化杂散及非线性杂散的频谱特征和分布规律进行了定性分析,得到相位截断是DDS输出频谱杂散的主要来源.利用得到的结论提出了合理选择时钟频率的方法,用于抑制DDS输出信号中的相位截断杂散,然后探讨了DDS级联设计的方法,用于降低系统设计中DDS输出信号的杂散,最后进行了计算机仿真,证实了本文方法的可行性.  相似文献   

4.
直接数字频率合成技术杂散信号频谱性能分析   总被引:2,自引:0,他引:2  
本文介绍了直接数字频率合成技术DDS(Direct Digital Frequency Synthesizers)工作原理,分析了其理想频谱;采用信号分析的方法深入研究了DDS存在相位截断和幅度量化时引入的杂散信号频谱分布的规律和性能;定性讨论了DAC非理想性对DDS输出杂散谱的影响。最后进行计算机仿真分析并验证了结论。所得规律性结论为DDS设计和工程应用开发中的参数选取、杂散评估和杂散抑制提供重要的理论依据和经验参考。  相似文献   

5.
本文简要说明了直接数字频率合成器原理,分析了DDS输出频谱杂散的误差来源,介绍了抖动注入法、正弦查找表的幅度压缩方法和DAC平衡法等DDS频谱杂散抑制方法,详细阐述有关原理和具体实现方法。  相似文献   

6.
本文介绍了直接数字频率合成技术DDS(Direct Digital Frequency Synthesizers)工作原理,分析了其理想频谱;采用信号分析的方法深入研究了DDS存在相位截断和幅度量化时引入的杂散信号频谱分布的规律和性能;定性讨论了DAC非理想性对DDS输出杂散谱的影响.最后进行计算机仿真分析并验证了结论.所得规律性结论为DDS设计和工程应用开发中的参数选取、杂散评估和杂散抑制提供重要的理论依据和经验参考.  相似文献   

7.
DDS输出频谱杂散的抑制   总被引:12,自引:0,他引:12  
本文简要说明了直接数字频率合成器原理,分析了DDS输出频谱杂散的误差来源,介绍了抖动注入法、正弦查找表的幅度压缩方法和DAC平衡法等DDS频谱杂散抑制方法,详细阐述有关原理和具体实现方法。  相似文献   

8.
采用直接数字频率合成(DDS)技术结合梳状谱发生器设计了一种低相噪高杂散抑制的捷变频频率源。由DDS产生的基带信号经小型化开关滤波器后与梳状谱发生器产生的多个点频信号混频,然后经过开关滤波器组滤除杂散分量后放大,最终输出所需频率的信号。介绍了DDS的原理,分析了频率源各项指标,最终完成了相噪≤-110 dBc/Hz@1 kHz、杂散抑制≤-68 dBc、频率切换时间≤150 ns的频率源设计与实现。本设计将DDS和上变频相结合,具有输出信号的高杂散抑制、低相噪、频率快速切换等优点,为雷达、电子对抗等系统的频率综合器设计提供了一种低成本、高性能的选择。  相似文献   

9.
王元华  刘文斐  刘萌  李娟 《电子技术》2011,38(10):11-13
首先介绍了直接数字频率合成(DDS)技术的基本结构和理想情况下DDS的输出信号频谱特性,然后分析了实际应用中DDS杂散信号的主要来源,总结出杂散分布规律,尤其对相位截断时杂散信号的频谱特性进行详细的研究,并利用MATLAB进行仿真验证,给出了仿真结果,最后对一种新的数据压缩方法进行了分析和研究,从而改善了杂散频谱质量.  相似文献   

10.
本文介绍了直接数字频率合成器(DDS)的设计方法,着重分析了DDS的工作原理和各项性能,对DDS输出频谱及多种改善方法作了较详细的理论分析和模拟仿真。重点研究、仿真并用FPGA实现了随机抖动抑制频谱杂散法。  相似文献   

11.
DDS的相位截断及相应的杂散信号分析   总被引:10,自引:5,他引:10  
直接数字频率合成(DDS)的缺点在于输出频率低和存在大量的杂散信号。而杂散信号产生的原因之一就是相位截断。文章首先介绍了DDS的基本结构和原理,总结了产生DDS杂散噪声的来源。重点分析了相位截断误差以及由相位截断引起的杂散频率分量,提出了计算这一杂散频率分量个数及信噪比的方法。  相似文献   

12.
基于DDS的低杂散捷变频合成器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
为了对抗有源干扰,雷达系统要求频率合成器具有频率捷变功能;同时要求其杂散抑制越高越好,特别是在输出信号带宽较宽的情况下更是如此。受体积和成本的限制,目前的捷变频频率合成器广泛采用基于直接数字合成(DDS)技术的变频方法。本文基于低杂散,对采用DDS的捷变频频率合成器技术进行了研究,并介绍一种采用时钟频率高达3.2GHz的新型DDS集成电路的低杂散捷变频频率合成器的设计与实现方法,设计得到的捷变频频率合成器带宽为250MHz,其杂散抑制指标可满足全频段优于-65dBc。  相似文献   

13.
DDS的杂散分析与级联方案的研究   总被引:1,自引:0,他引:1  
对DDS的幅度量化杂散信号进行了时域分析和频谱仿真,得到一些关于其频谱特征和杂散水平的规律性结论,然后给出一种在工程实际中用于降低DDS输出杂散的级联方案,并以前面分析所得到的结论为依据,对方案进行了初步研究。  相似文献   

14.
一种L波段的小步进频率合成器   总被引:1,自引:1,他引:1  
胡丽格  杨志国  闵洁 《无线电工程》2007,37(6):60-61,64
详细分析了直接数字合成(DDS)和锁相环(PLL)的基本原理、特点及相位噪声特性。将DDS与PLL技术结合,取长补短,可以在不降低杂散性能要求的前提下实现小步进的频率合成器。在此基础上提出了一种DDS+PLL+混频的L波段小步进频率合成器的实现方案。根据方案,选择DDS芯片AD9850和PLL芯片ADF4112来搭建电路。给出了试验测试结果。测试结果表明,在L波段实现了相位噪声-94dBc/Hz@1kHz,杂散抑制-60dBc,频率步进1kHz,验证了该方案的可行性。  相似文献   

15.
非理想DDS输出信号分析及滤波处理   总被引:1,自引:0,他引:1  
直接数字频率合成(DDS)技术广泛应用于可变时钟发生电路中,文中介绍了直接数字频率合成(DDS)技术的基本原理和非理想情况下DDS输出频谱结构,然后分析了工程实际中杂散对时钟信号的影响,最后解释了以滤波器和锁相环(PLL)改善输出时钟信号质量的原理,并给出了实验结果。  相似文献   

16.
该文主要介绍一种基于Delta-Sigma的DDS,通过分析Delta-Signm波形产生技术,提出了Delta—Sigma频率源实现方案,并在MATLAB和FPGA实验板上分别验证了其优点和可行性,用高阶的Delta-Sigma调制器代替高成本的DAC,设计出了一套高性能低杂散的DDS信号源。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号