共查询到20条相似文献,搜索用时 109 毫秒
1.
数字视频监控系统的设计与实现 总被引:3,自引:1,他引:3
研制综合数字视频监控系统的主要目的是利用计算机处理音视频和各种传感器信号,帮助管理者有效控制防区,提高安全防范能力。介绍了数字视频监控系统的设计方案,从采集、传输到终端控制实现了全过程数字化。该系统能提供远程访问能力,视频资料管理保存方便,可靠性高,而且便于开发升级。 相似文献
2.
简单介绍了视频监控光端机发展情况,重点介绍非压缩编码和压缩编码数字光端机目前的水平。最后论述了根据目前市场需求,未来数字视频监控系统传输设备的发展方向。 相似文献
3.
4.
模拟与数字视频监控系统融合组网方案 总被引:1,自引:0,他引:1
首先介绍了早期的模拟视频监控系统以及基于IP网络的数字高清视频监控系统的构成,并进行了分析比较。随着数字高清摄像机的部署,重点研究了在已有模拟视频监控系统的基础上,原有模拟视频监控系统通过新增数字矩阵及配套设备,实现模拟视频和数字视频的统一调度,从而建设为模拟和数字相结合的视频监控系统。高清数字视频监控与模拟视频监控系统相结合的建设方案为公安系统提供了经济有效的视频监控升级扩容解决方案,实现了公安视频监控系统全应用。 相似文献
5.
6.
7.
近年来,用户对图像清晰度,处理速度、图像智能分析海量信息存储方面提出了更高的要求,促使视频监控技术向高清化、数字化、智能化发展.传统的模拟监控逐渐不能满足某些行业监控需求,随着新一代图像处理芯片技术的发展,高清数字视频监控系统必然渐渐进入人们的视野.本文主要就高清数字视频监控系统关键技术及发展作了具体的分析,以供参考. 相似文献
8.
随着监控技术的发展,传统的监控系统暴露出了自身的局限性。本文结合当今视频技术、计算机技术、通信技术的发展情况,提出了一种简单而实用的数字视频网络监控系统的设计与实现方法。 相似文献
9.
随着监控技术的发展,传统的监控系统暴露出一些局限性,根据目前视频技术、计算机技术、通信技术的发展,提出一种简单而实用的数字视频网络监控系统的设计与实现方法。 相似文献
10.
随着科技的发展与进步."数字化、智能化、网络化"对视频监控技术传输方案的设计提出了新的要求.针对此问题本文采用了基于ADSL(非对称数字用户环路)技术的矿井远程数字视频监控系统,对其系统的组成、工作原理进行了详细的介绍.在总功率受限的情况下,对不同噪声和传输长度的矿用ADSL双绞线的信道容量进行了计算,对其相互之间的关... 相似文献
11.
12.
13.
14.
15.
嵌入式视频监控服务器系统典型方案及其性能分析 总被引:3,自引:2,他引:1
在概述了目前数字化和网络化视频监控产品现状以及嵌入式视频监控服务器系统关键技术的基础上,介绍了两类嵌入式视频监控服务器实现方案,即基于DSP的软件MPEG-4压缩编码方案和基于ASIC芯片的硬件MPEG-4压缩编码方案,针对每种方案分别给出了若干典型系统的设计,并对这些系统的性能进行了分析和对比. 相似文献
16.
"微机系统原理与应用"课程具有内容丰富、知识点多且实践性强的特点。近年来计算机技术与微电子技术的快速发展对高校微机系列课程的教学内容和教学水平提出了全新的要求。本文介绍了本校近年来"微机系统原理与应用"课程的教学改革经验,重点探讨了将计算机体系结构与组成原理、嵌入式系统设计技术以及ASIC/SoC设计技术相结合的改革思路。实践证明,课程改革在教与学两方面都获得了较好的效果,有效改善了课程的教学效果,提高了课程的教学质量。 相似文献
17.
面向DSP应用的可重构计算 总被引:2,自引:2,他引:0
DSP应用的特点是计算密集并适合并行处理,传统的可编程处理器与ASIC在性能和灵活性上各有优劣.因此出现了一种新的计算模式-可重构计算.由于它能将效率和灵活性很好地结合在一起,故正得到广泛的关注和研究.本文在介绍可重构计算的概念和分类的基础上,着重讨论了一些主流的可重构计算系统,分析了各类系统应用于DSP的特点,对可重构计算在计算模型,编译器,映射技术以及开发环境等方面的现状和趋势进行了探讨,并给出了自己的思考. 相似文献
18.
VHDL作为IEEE的标准硬件描述语言,主要用于数字电子系统EDA。IEEE正讨论该语言用于模拟电子系统设计的标准。国内也已逐渐采用VHDL设计集成电路和大型电子系统。文中结合HDB3编译码电路设计,介绍VHDL语言的状态机设计风格与设计过程。 相似文献
19.
面向SoC的数字音频解码系统设计方法 总被引:1,自引:0,他引:1
提出了一种将软件编程的灵活性和硬件模块的复用性相结合的设计方法,实现兼容多个音频解码的嵌入式音频解码系统.以软硬件协同设计的思想实现系统设计,建立了合理的系统框架和音频子系统的软硬件划分方案.本解码系统完成了实时音频解码,又保证标准音频解码器的精度要求.该设计方法通过了RTL验证和ADS(ARM Developer Suit)软件仿真,并在ARM7(Samsung SC4480)和Xilinx Vertex Ⅱ FPGA(XC2V2000-6BG575C)的联合平台上得到了实时验证.达到了设计效果. 相似文献
20.
Daniela De Venuto Michael J. Ohletz Bruno Riccò 《Analog Integrated Circuits and Signal Processing》2003,35(2-3):157-168
An in detail design of digital window comparators is presented. This comparator can be used for the on-chip (and potentially on-line) response evaluation of analogue circuits. The analysis shows that if the design parameter is in the order of 1 ... 0,36 for the NOR and 1 ... 2,8 for the NAND good results for the comparator can be achieved and the variation of the window position is limited to 5%. Parameter and temperature drifts are discussed along with results from characterisation. The results can be extended to deep-submicron technologies if the respective equations are used to derive the logical threshold and beta values. A simplified comparator is described that also allows the localisation of the evaluated signal. The conditions for the implementation of the window comparators into Design-for-Testability schemes are outlined. It is demonstrated that the digital window comparator can be implemented in the digital part of the mixed-signal integrated circuit. 相似文献