首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 171 毫秒
1.
着重研究了基于SKILL语言的CadenceEDA系统二次开发技术,介绍了SKILL语言,对CadenceEDA设计库的概念和结构及以此为基础的设计库编程、器件生成、应用程序集成等相关技术进行了探讨,并在此基础上实现了一个集成电路查询系统.  相似文献   

2.
为了实现通过Allegro软件对PCB板卡数据自动采集、录入、保存等功能,研究基于SKILL语言的Allegro软件二次开发和IPC通信原理,提出并设计一种Allegro软件基于MySQL数据库的数据录入系统。根据实际数据存取需求及用户权限,设计前端数据采集模块和网页显示模块,在前端数据采集模块中,通过研究IPC通信,制定通信协议,并结合SKILL语言、Python语言编写通信接口,实现Allegro软件与MySQL数据库通信;网页显示模块使用Java语言用于对数据进行展示和处理。最后对数据录入系统进行功能测试,测试证明能够达到预期效果。系统中Allegro软件与MySQL数据库通信协议设计以及通信接口设计是系统的关键设计,系统数据采集模块的实现对后续Allegro软件与其他语言通信、网页端功能扩展具有很大的参考价值。  相似文献   

3.
介绍了一个基于MCU内核的时钟系统的设计,给出了其电路结构并详细地分析了系统的工作原理。该系统能生成两相不重叠时钟,利用静态锁存器保存动态信息,提供三种电源管理方式以适应低功耗应用。在上华(CSMC)0.6μm工艺库下,利用CadenceEDA工具对电路进行了仿真,仿真结果验证了设计的准确性。  相似文献   

4.
本文论述智能多媒体集成信息库(IntelligentMultimediaIntegratedInformationBase),它建立在数据库知识库、模型库、图形库、图象库、语言库等多库协同系统的基础上。文中给出了IMIIB的设计方法和实现技术。  相似文献   

5.
吕超  刘伯安 《微计算机信息》2008,24(11):259-260
论文给出了一种适用于PCI-Express接口的用0.18μm标准CMOS工艺实现的基于动态存储器(DRAM)内核的高速大容量先入先出存储器(FIFO)电路及其版图设计.电路采用分块和Cell级连技术实现了高速、大容量的存储模块,外围电路用硬件描述语言(HDL)描述,存储模块版图用SKILL语言和ROD (Relative Object Design)编程实现,DRAM内核工作时钟频率达500M.  相似文献   

6.
CMOS集成电路设计技术研究   总被引:3,自引:0,他引:3  
刘明  米丹  喻德顺  陈智 《微处理机》2004,25(4):1-2,9
本文介绍一种基于CadenceEDA工具进行全定制设计的方法与流程,并阐明如何在全定制CMOS集成电路设计中提高设计成功率。  相似文献   

7.
本文叙述了在微机系统上开发的通用C语言图形工具库CGTOOLBOX的功能和特点,讨论了CGTOOLBOX实现中的一些技术问题,还介绍了使用其它程序设计语言来调用CGTOOLBOX中图形函数的方法。  相似文献   

8.
攻击特征库是基于误用的入侵检测系统的重要组成部分.本文主要介绍了入侵检测系统攻击特征库的设计思想和实现过程,运用Snort规则语言描述了规则库设计,规划了规则库的结构,并对规则解析进行了阐述.  相似文献   

9.
马永昌  何玉林  代荣  杨显刚 《计算机仿真》2010,27(7):276-280,325
人工智能技术应用到摩托车设计中.根据摩托车设计知识的特点和分类,为了保证技术经验、专业知识不流失,应用面向对象的方法实现了实例知识的表示并构建了层次实例库,采用CLIPS语言实现规则知识的表示并创建了规则库,建立了实例推理和规则推理的集成推理机制.运用面向对象语言对推理结果(即设计对象)进行封装,封装的设计对象通过在方法中调用三维设计平台的二次开发函数实现参数化建模.根据上述方法开发的摩托车智能设计系统,可帮助开发人员快速地进行产品的创新设计与发展.  相似文献   

10.
由于高带宽存储器(High Bandwidth Memory,HBM)的高带宽特性,在2.5D封装中介层(Interposer)的版图设计过程中存在大量HBM接口的连线需要手动完成。介绍了如何使用SKILL语言在Allegro封装设计工具(Allegro Package Design,APD)中实现HBM接口的自动布线,将原来的手动布线时间从2周缩短到10 min,大大压缩设计周期。  相似文献   

11.
介绍基于Cadence公司EDA设计软件的国标库的创建原则和实现手段,及安装程序的详细流程和算法说明。  相似文献   

12.
In this paper, the Binary coded decimal floating-point multiplier (BCD-FPM) and Binary floating-point multiplier (BFPM) with binary to BCD (B2BCD) converter are proposed using Urdhva-Tiryakbhyam (UT) sutra. Two methods are proposed for BCD-FPM and comparison is made between BCD-FPM and BFPM with B2BCD converter. The designs are modelled in Verilog HDL and synthesized based on the 90nm standard cell library in Cadence EDA Tool. Comparisons are based on the synthesis report generated by Cadence RTL complier and implemented in Encounter RTL TO GDSII system. The results show that BCD-FPM has better performance in terms of delay and power. The power for Method II gets reduced by 59.47% and 73.40% when compared with Method I and BFPM with B2BCD converter respectively. The delay for Method II gets reduced by 6.9% than Method I and 30.37% than BFPM with B2BCD converter. The pipelined architecture is designed for Method II as it is efficient than other multipliers, whose delay is reduced by 65.82% after pipelining.  相似文献   

13.
比较了几种16x16位乘加器的实现方法,给出了一种嵌入于微处理器的基于流水线重构技术的16x16位乘加器的设计方案,该设计可完成16bit整数或序数的乘法或乘加运算,并提高了运算的速度,减少了面积。利用CadenceEDA工具对电路进行了仿真,仿真结果验证了设计的准确性。  相似文献   

14.
在基于EDA的系统层次设计中,关于库的构造极其使用方法是EDA的一个关键技术。本文研究了在MAXPLUSII工具中用VHDL进行数字系统层次设计时,库的构造技巧,并通过针对性的实例进行了讲解。  相似文献   

15.
在基于EDA的系统层次设计中,关于库的构造极其使用方法是EDA的VHDL进行数字系统层次设计时,库的构造技巧,并通过针对性的实例进行了讲解.  相似文献   

16.
EDA是现代电子数字系统设计的核心技术,其基于电子芯片设计自动化特征,可实现电路数字逻辑系统设计,简化电路硬件设计的结构,提高数字系统可靠性和灵活性。对EDA技术的特征进行分析,介绍EDA设计工具及技术要点,以基于EDA技术的数字系统实例分析为基础介绍EDA技术在数字系统设计中的具体应用,证明EDA技术在电子设计和数字逻辑系统设计中的实用性。  相似文献   

17.
DC/DC converters are widely used in consumer electronic devices where usually a single power source is available while the electronic board of the device requires different voltage levels in order to power-up different block functions. In this paper we present the design of a MEMS single-input multi-output voltage level shifter. The low-voltage to high-voltage conversion is based on the electrostatic transduction of variable capacitors built using interdigitated comb fingers. A 1?mm2 MEMS prototype has been designed and fabricated using the SOIMUMPs process. In this study we present the co-design and co-simulation of the whole system (the MEMS device and its dedicated charge-pump-circuit) in a single EDA environment through MEMS+ (a Coventorware? tool that allows the co-simulation of MEMS and electronics in the Cadence Analog Design Environment). We present analytical, FEM and MEMS+ models of the multi-output DC–DC converter and show that all our models converge towards the experimental results.  相似文献   

18.
深亚微米时代芯片互连对芯片性能的影响加剧,对物理设计方法、工具与算法的集成提出了新的要求,在对XML技术进行分析的基础上,提出基于可扩展物理设计数据标记语言的集成方法.借助结构化和面向对象分析技术,对物理设计阶段的信息进行整理分析,设计了一种易于扩展的基于对象的结构化数据模型和物理设计数据可扩展标记语言PhyD—XML,并给出语言的实现结构和集成构架.  相似文献   

19.
20.
SoC芯片设计方法及标准化   总被引:13,自引:2,他引:13  
随着集成电路技术的迅速发展,集成电路已进入系统级芯片(SoC)设计时代,SoC芯片的集成度越来越高,单芯片上的集成度和操作频率越来越高,投放市场的时间要求越来越短,为了实现这样的SoC芯片,设计越来越依赖IP模块的重用,SoC复杂性的提高和IP模块的多样化,SoC芯片中多个厂商不同IP模块的使用,导致了IP模块可重用的许多问题,IP模块和片上总线,以及EDA工具接口的标准化,是解决IP模块标准化的很好途径,另一方面,SoC芯片设计的复杂性和嵌入软件所占比重的增加,要求更高层次的系统抽象和软硬件的协同设计,使用更流地的设计进行系统的硬件设计和更有效的系统设计方法,描述了SoC芯片设计中的IP模块可重用技术以及所存在的问题,介绍了SoC IP模块和片上总线结构的标准化,讨论了基于C/C++扩展类库的系统级描述语言和基于平台的SoC设计方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号