共查询到11条相似文献,搜索用时 15 毫秒
1.
提出了一种用于流水线A/D转换器multi-bit级增益误差校正的方法及其实现方案.该方法应用改进冗余位结构,通过在其子DAC输出端引入伪随机信号测量级间增益;利用此估计值在后台进行增益误差补偿.为了验证设计,对12位流水线ADC进行系统模拟,当首级有效精度为3位,且相对增益误差为±2%时,经校正后,INL均为0.16 LSB,DNL分别为0.13 LSB和0.14LSB,SFDR和SNDR分别提高35 dB和16 dB.分析表明,该方法能有效补偿multi-bit级增益偏大或偏小的误差,进而实现增益误差校正,且不会降低ADC转换范围和增加额外的比较器. 相似文献
2.
3.
4.
5.
6.
7.
8.
E类功率放大器(PA)具有设计简单和高效率的优点,然而频率较高时功率管的寄生输出电容大于E类功率放大器所需的电容,这个寄生输出电容导致E类功率放大器的效率降低.提出一种高频E类功率放大器的设计方法,使用负载牵引得到考虑寄生输出电容后的最佳负载阻抗,再结合谐波阻抗控制方法设计E类功率放大器.采用飞思卡尔的横向扩散金属氧化物半导体(LDMOS)功率管MRF21010设计了一款工作在930~960 MHz的E类功率放大器.测试数据表明,该功率放大器的输出功率为36.8 dBm (4.79W),具有79.4%的功率附加效率. 相似文献
9.
10.
基于流水线ADC(模数转换器)结构中级间残差放大器的增益压缩特性,合理地将其建模为奇数次幂级数形式,详细描述并分析确定了它产生的非线性失真对ADC性能的影响方式与权重.针对性地提出了数字域反向抵消方案,通过引入数字伪随机序列的方式,利用二阶统计互相关的信息自适应地辨识与逼近实际模型系数,并采用此估计值在后台实现级间增益非线性补偿过程.对14位三级流水线ADC进行系统模拟,当前两级量化精度为5位,且两级残差放大器的输出峰值点的相对增益压缩率均为5%时,经过补偿后,SFDR(无杂散失真动态范围)和SNDR(信噪失真比)指标分别从67.84dB、51.26dB提高到94.16dB、72.97dB.该方法为高精度流水线ADC的设计提供了可供参考的结论和技术解决方案. 相似文献
11.
在D类功率放大器的设计中,为了提高驱动效率,需要一个高电平驱动H桥的高端LDNMOS管.文中设计了一种新颖的适用于D类功放的驱动电路,在芯片内部采用一个电荷泵电路.当芯片正常工作时,H桥低端LDNMOS管的驱动电平通过较大的电荷泵电容稳定在5.5V左右,H桥高端LDNMOS管的驱动电平通过自举电容高达18.8V,从而实现对D类功放H桥高端的驱动,这样既提高了驱动效率,又减少了对外部多个电源的需求.采用此电路的一款3-W的立体声D类功放已在TSMC06BCD工艺线投片,芯片效率高达89.67%,H桥高端和低端的导通电阻为320mΩ,电源抑制比(PSRR)为-62dB,THD低至0.1%,测量结果表明该驱动电路工作良好. 相似文献