共查询到19条相似文献,搜索用时 125 毫秒
1.
针对传统多进制频移信号解调算法存在计算量大、误码率高等问题,提出了一种基于正交多进制频移键控(Multiple Frequency Shift Keying,MFSK)信号的解调算法。该算法通过检测和判决MFSK信号在不同频率点处的功率谱峰值来完成信号同步,然后对信号的同向分量和正交分量进行反正切运算求得信号斜率,再根据信号斜率构建差值序列并建立MFSK信号解调数学模型,最后通过模型求解完成信号的调制进制识别和解调。该算法复杂度较低且仅呈线性增长,仿真结果表明该算法在性能上优于传统的小波解调算法,且当输入信噪比大于6 dB时,对2FSK、4FSK、8FSK和16FSK的解调正确率都可以达到90%以上。 相似文献
2.
介绍一种FSK调制信号的解调算法方案,并在DFT滑动窗理论基础上完成实时运算。首先根据傅里叶变换中频域与时域的运算关系,针对已知FSK信号的特定频率完成相应的运算参数配置,达到优化硬件资源的目的;同时,根据此优化设计完成的滑动窗运算可以达到实时性,极大地降低了在通信FSK解调系统中对调频信号到数字码的转换时间,达到提高整体通信速度的目的。 相似文献
3.
基于DSP的软件无线电技术在通信领域得到了广泛的应用。我们使用TI公司的TMS320C5420 DSP芯片成功设计了一种兼容2FSK,DPSK,QAM等多种调制解调方式的JH5001通信原理实验系统,在系统硬件不变的情况下只要修改DSP的软件处理部分就能实现无线参数的改变和增加新的功能。详细介绍了用DSP实现2FSK调制解调的算法,并就解调中所应用的数字滤波器做了具体分析。 相似文献
4.
在电子战侦察接收机中,需要硬件解调器对通信信号实时解调信息。本文以AM、SSB、和DPSK调制信号为例,研究了上述几种调制信号适合于在FPGA中硬件解调的方法,给出了数学模型,硬件实现框图,并讨论解决了数字增益控制、本地载波恢复、码元定时等工程实现中的技术难点。 相似文献
5.
用SDFT实现FSK调制信号的数字解调方法 总被引:1,自引:0,他引:1
提出了一种新的FSK调制信号数字化解调的方法,该方法以移位离散傅立叶变换SDFT(Shifted Discrete Fourier Transforms)为基础。文中给出了一个8FSK信号进行数字化解调的仿真结果,计算机仿真结果表明,该方法能在较低信噪比(SNR)和较大多普勒频移条件下解调FSK信号,并具有较好的解调性能。 相似文献
6.
一种基于相位信息的MSK软件解调方法 总被引:1,自引:0,他引:1
首先介绍了数字调制信号(包括PSK,FSK,QPSK,OQPSK和MSK等)的演化背景,然后重点介绍了MSK的调制解调原理,提出了一种基于瞬时相位信息的MSK解调方法,并进行了仿真实验,实验结果证明了该方法的有效性。 相似文献
7.
8.
利用DSP平台可移植性好的特点,设计了一种基于DSP与2FSK的无线数据传输平台,给出了系统的设计思路、平台硬件结构及主要算法程序流程.系统使用PLL和混频器实现了调制载波信号与550 MHz UHF信号之间的变换,并根据查表法和非相干解调原理,实现了基带信号的2FSK调制解调算法.当DSP工作在160 MHz频率时,解调一个二进制码元的时间为3 μs,满足系统设计要求.实际测试表明该系统可稳定运行. 相似文献
9.
10.
SystemView是一种适用于通信系统设计与仿真分析的软件工具,可以对通信系统的工作过程进行实时仿真分析。本文采用SystemView构建2FSK调制解调仿真系统。通过使用SystemView分析窗口观察信号的波形和频谱,我们能直接观测到信号在传输过程中的波形和频谱的变化,这有助于我们更深刻地理解2FSK调制解调系统的工作原理和各个设备的功能。 相似文献
11.
12.
13.
14.
设计了一种基于高性能频移键控(FSK)数字解调器的无线鼠标接收方芯片,该芯片整合了无线解调电路和接口控制电路,能够自动识别PS/2和USB接口。解调器采用一种新颖的全数字方案,包括抽取滤波器、数字锁相环(DPLL)、位时钟恢复和自动频率控制(AFC)等部分,可用于频移键控信号的解调。芯片采用SMIC0.35μmCMOS工艺流片,测试结果表明,解调器性能在Eb/No=8dB时,误码率为10-3,接收机灵敏度为-102dBm,同步范围≤±4.9%Rb(Rb为系统数据速率),AFC范围≤±32%Rb,这些特性完全符合无线鼠标接收机的要求。 相似文献
15.
Po-Chiun Huang Yi-Huei Chen Chorng-Kuang Wang 《Solid-State Circuits, IEEE Journal of》2001,36(1):135-138
This paper presents a low-voltage low-power IF 455-kHz signal processor that contains a three-stage limiting amplifier and an FM/FSK demodulator. The limiting amplifier uses an on-chip feedforward offset cancellation circuit. The FM/FSK demodulator employs a quadrature detector that is composed of an on-chip phase detector and an external tank phase shifter. The demodulation constant is 20 mV/kHz with masimum ±10-kHz frequency deviation. The IF signal processor that consumes 2.3 mW from a single 2-V power supply demonstrates a high sensitivity of -72 dBm. It occupies an active area of 0.2 mm2 using 0.6-μm digital CMOS technology 相似文献
16.
17.
文中首先介绍调制、解调的原理,以及FSK信号的过零检测法,并对MAXPLUS2软件进行简单介绍,然后重点介绍FSK解调器的实现方法,最后通过MAXPLUS2对代码进行仿真,并实现对FSK信号的解调。 相似文献
18.
FSK作为一种常用的调制方式,在小型化低功耗数字通信系统中被广泛应用,因此低复杂度的FSK数字解调算法成为研究重点。本文基于传统的功率检测算法,提出了一种基于幅度积分的FSK非相干解调算法(Amplitude-Integration Demodulation Algorithm, AIDA)。在AIDA算法中,接收信号先经过两个频点对应的带通滤波器,然后对滤波信号进行一个符号周期内的幅度积分,再对两个积分值进行相减,从而得到解调信号。由于采用了幅度积分的算法,复杂度被大大降低。仿真结果表明,AIDA可以改善FSK的解调性能。 相似文献
19.
数字正交解调器是软件无线电(SDR)接收机的重要部件,数字混频正交变换法是实现正交解调器的常用算法。本文针对软件无线电中传统数字混频正交变换法算法,根据理论推导,提出一种适用于多频段中频信号的改进结构的数字混频正交变换法。该改进算法将正交解调与低通滤波两个过程结合在一起实现,并且每输入M个输入采样值做一次输出滤波。通过分析和在可编程器件FPGA上的实验表明,该新结构完全实现了数字混频正交变换法,且能较大地减少所占用的FPGA上的RAM和乘法器资源,在相同的FPGA资源条件下,可以较大地提高中频数字正交解调器的邻道隔离性能,或者大幅度提高所允许的前端模数采样器(ADC)的采样频率。 相似文献