首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 156 毫秒
1.
陈建  于殿泓  张祖漪  柳禹朴  杨芳 《电子器件》2023,46(6):1702-1707
为解决汽车动态称重系统中,实现多通道称重传感器信号采集的问题,设计了一款基于“FPGA”的WIM压电式车辆动态称重传感器的多通道高速数据采集系统,该数据采集系统可实现对多车道动态称重传感器信号的同步采集、存储、传输和处理。采用FPGA作为信号采集单元,带有2片2G的高速数据存储SDRAM模块用于多通道的数据存储;采用分辨率为16位,采样率为1Msps的AD采集模块,设计可实现最多16通道的信号采集。上位机系统中搭载嵌入式操作系统,用于完成动态称重的信号处理,其通过PCIe总线可实现与FPGA的数据传输。经过实验验证,该数据采集系统可同步实现16通道,车辆以最高120Km/H时速行驶通过压电式动态称重传感器的信号采集、存储和处理。  相似文献   

2.
设计一种基于FPGA的多通道同步数据采集存储系统,分为多通道同步数据采集模块和数据存储模块。系统设计采用多通道数据的同步实时采集以及坏块检测技术。多通道同步数据采集模块能够实现同时测量多路相关信号.数据存储模块能够准确无误存储采集数据,便于后续数据分析。经实际运用,系统可满足多通道同步数据采集存储要求,其性能安全可靠。  相似文献   

3.
设计一种基于FPGA的多通道同步数据采集存储系统,分为多通道同步数据采集模块和数据存储模块.系统设计采用多通道数据的同步实时采集以及坏块检测技术.多通道同步数据采集模块能够实现同时测量多路相关信号.数据存储模块能够准确无误存储采集数据,便于后续数据分析.经实际运用,系统可满足多通道同步数据采集存储要求.其性能安全可靠.  相似文献   

4.
基于FPGA的高速实时数据采集系统设计   总被引:3,自引:2,他引:1  
设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能.系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储.这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度.系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能.  相似文献   

5.
《现代电子技术》2018,(9):24-30
针对目前地震勘探采集系统通道数少、实时性差,造成地质勘探工作效率低和勘探成本增加的问题,设计一款基于FPGA的多通道实时地震勘探采集系统,可实现地震勘探中地震波信号的48通道实时采集。该系统以FPGA为主控核心,6块8通道24位高动态范围的Δ-Σ型ADC芯片对地震波信号进行多通道采集,在采集过程中,利用IP核控制2 Gb的高速DDRⅡSDRAM存储器对采集数据实时存储,采集完成通过RS 485串口通信实现远距离数据传输。实验测试结果表明,该地震勘探系统具备48通道实时采集能力,具有存储容量大、实时性好、系统稳定的特点。  相似文献   

6.
为了满足声呐信号处理中对多通道信号滤波及增益可调、同步采集、数据快速传输、数据可存储和实时分析的应用需求,设计了多通道采集系统包括多通道采集器和上位机控制界面。该采集器采用高性能现场可编程逻辑门阵列(FPGA)作为主控芯片,使用两颗高精度模数转换器(ADC)AD7768,并结合上位机控制下位机进行数据采集和处理,实现16通道并行数据采集、SD卡数据存储和上位机利用小波变换对接收到的数据进行去噪和时频分析等功能。以实际的水池进行声呐采集试验,该系统采样率可通过上位机配置进行切换,同步性能优于25 ns,数据存储速率为8.2 MB/s,实时性优于1.17 ms,能够满足海底复杂环境下信号特征数据处理的需求。  相似文献   

7.
针对弹光调制干涉信号频率高的特点及实时处理的要求,设计一种基于SOPC(System on a Programmable Chip)技术的可脱离PC环境的弹光调制干涉信号高速数据采集平台。采用硬件设计和软件编程测试控制系统各部分IP核的方法,实现对弹光调制干涉信号的高速实时采集,将采集到的数据以DMA传输方式存储到两片DDR3 SDRAM。在FPGA控制下,软核处理器(Micro Blaze)将采集到的干涉信号进行实时处理。对卤钨灯光源经调制后的干涉信号进行实时采集和处理验证实验,其中系统各部分IP核的控制逻辑可以根据实际需求进行调整,满足实验实时处理的要求;实验结果表明,该系统可以对最大光程差为69.608μm的干涉信号进行实时采集与存储,采集的信号波形与实际弹光特性相一致。  相似文献   

8.
基于FPGA的多通道图像采集存储系统设计   总被引:5,自引:2,他引:3  
针对图像信号的基本特征设计了对于四路间歇性数据并行存储方案,整个图像采集存储系统分为控制模块和存储模块两个部分:控制模块主要是采用FPGA对图像数据进行并行接收、数据编码、控制存储、全程工作控制;存储模块采用FLASH芯片实现数据的存储。分析完成了该系统的硬件电路设计和FPGA程序设计,为多路图像信号的实时存储以事后分析提供了一种解决方案。  相似文献   

9.
采用FPGA技术设计的高速数据采集器可实现采集高速信号并实现实时上报的功能。利用FPGA,外部只需添加简单的电平转化电路即可灵活实现多通道、多主机、多路径实时数据传递。该系统信号采集速度快,接口类型多样,当应用到工业现场后还可以通过RS485总线进行远程升级来满足后续工程的需要而不需要对硬件做任何更改,比传统的数据采集系统有更强的竞争优势。  相似文献   

10.
提出一种基于FPGA的实时B超数字视频图像采集系统的控制逻辑方案.采集过程中重点考虑系统的实时性,在此采用FPGA与SRAM实现其硬件结构,给出系统的硬件框图.针对高速采集时存在的模/数转换速率高、数据量大等问题,采用数字波束延时聚焦、帧相关和双帧轮换存储等方式,使得系统能够进行实时的图像低级别处理和采集,并对其中各部分工作原理进行重点介绍.  相似文献   

11.
为解决现有采集存储系统不能同时满足高速率采集,大容量脱机且长时间持续存储的问题,设计了一种基于SATA硬盘和FPGA的数据采集和存储方案。本设计由AD9627转换芯片,Altera Cyclone系列FPGA,JM20330串并转换双向桥接芯片完成硬件架构,由Verilog HDL语言编程实现软件架构,直接使用FPGA编程实现数据的多通道分配和磁盘阵列控制,分时处理A/D芯片采集到的高速率大容系量数据,再由串并转换芯片将目标数据存入串口SATA硬盘。实验结果表明,在150 MHZ的采样频率下,设计前端对中频10 MHz、带宽10 MHz的线性调频信号进行高速数据采集,设计后端能将采得的高速并行数据进行脱机、高速的大容量数据存储。与以往数据采集存储统相比较,基于FPGA的SATA硬盘数据采集存储技术,缩短了专用SATA硬盘控制器的开发周期,减轻了系统内部的存储压力,提升了数据的存储速度,安全性和强抗干扰性,实现了长时间、大容量的数据存储。  相似文献   

12.
黄磊  顾雯雯  陈亮  涂旭  尹欣慧 《激光与红外》2021,51(12):1635-1642
基于工业、农业、医药检测以及航空航天领域对微型近红外光谱仪的便携化使用需求,本文针对微型近红外光谱仪的嵌入式系统开展设计研究。光谱信号采集系统是微型近红外光谱仪嵌入式系统的一个重要组成部分,包括数据采集、存储以及实时传输等部分。本文以现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)为主控芯片,同步动态随机存取存储器(Synchronous Dynamic Random Access Memory,SDRAM)为数据存储芯片,配合FPGA芯片内的先进先出存储器(First Input First output,FIFO)进行数据的读写缓存。相对于传统的光谱信号采集方案,本论文提高了数据的存储容量、减小了系统的硬件体积便于近红外光谱仪的微型化。同时,SDRAM作为数据存储芯片相对于传统方案来说价格更为低廉,因此整个系统的硬件成本大大降低。通过编写相应的功能测试文件对系统的控制逻辑进行了验证,结果表明光谱信号采集系统的时序控制逻辑可行,能够正确控制光谱信号采集、大容量存储和实时传输等操作。  相似文献   

13.
FPGA在机载雷达信号处理系统中的应用   总被引:2,自引:0,他引:2  
梁慧 《现代雷达》2005,27(2):33-35
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统扩展及重构的特点。  相似文献   

14.
针对雷达IQ光纤数据流高速、实时传输的问题,基于StratixII GX系列高性能FPGA和CPCI标准总线等硬件设备,采用数据率自动判别、乒乓缓存和计算机实时中断处理等关键技术,设计了一种雷达IQ光纤数据采集及传输系统。介绍了系统的组成和设计原理,并对系统的硬件、FPGA和软件设计进行了描述。经实际工程验证,该数据采集及传输系统性能稳定。  相似文献   

15.
一种高速数据采集/重放系统的实现   总被引:3,自引:1,他引:2  
孙凤荣  吕卫祥  贾金伟 《现代雷达》2005,27(7):17-19,26
介绍了一种高速数据采集/重放系统。该系统采用工业控制计算机作为主控设备,在主控计算机内部配置了大容量内存作为高速海量存储介质。系统采用一块基于FPGA的高速信号采集/回放PCI卡来实现。该卡以FPGA为采集/回放的核心控制芯片,并在FPGA内部实现了64位/33MHz的PCI接口逻辑。系统有实时和非实时两种模式,其采集/回放速度高达240MHz,存储容量能扩展至3GB,它可供电磁信号环境仿真及复杂信号分析用。  相似文献   

16.
为了满足工业上数据采集的自适应需要,本文采用FPGA设计实现了高速数据采集,整个系统分为高速数据采集模块、数据缓冲模块、数据存储模块。其中数据采集模块对滤波放大后的输入信号进行采样,采样率可调;数据缓冲模块负责对采样得到的数据进行缓存:数据存储模块负责将缓存后的数据传输至存储器进行存储。使用Quartus Ⅱ仿真工具对...  相似文献   

17.
基于SOPC的大容量高速数据存储系统设计   总被引:1,自引:0,他引:1  
当前的先进动态测试系统往往需要高速高精度的采集前端,如何实现对大量实时数据的高速存储成为研究热点.在此背景下本文提出一种实现大容量高速存储系统的设计方案.存储模块是由NAND Flash存储芯片组成的4X4存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心.根据NAND Flash芯片结构特性,采用位扩展和...  相似文献   

18.
基于FPGA的高速实时数据采集系统   总被引:9,自引:0,他引:9  
设计了以FPGA器件XC2VP20为核心处理芯片的高速数据采集系统.通过XC2VP20内部实现的高速状态机和相位延迟时钟作用,采用4片高速AD器件流水工作来提高数据采集速度,同时在XC2VP20内实现的DDR控制器的作用下,将转存到由Block RAM构成一级缓冲阵列中的采集信号送至由DDR构成的主存储器中.整个数据采集系统可实现百兆以上速度的实时采集.  相似文献   

19.
基于FPGA的高速大容量固态存储设备设计   总被引:2,自引:0,他引:2  
采用大容量的固态Flash作为存储介质,用FPGA作为存储阵列的控制器,设计了高速大容量的存储板卡,实现了数据采集过程中用相对低速的Flash存储器存储高速实时数据.FPGA既可作为高速输入数据传输到Flash中的缓存,又能实现对存储器的读写、擦除等操作时序的控制.给出了读写Flash的时序,并实现了通过工控机CPCI总线对存储器的数据读取.  相似文献   

20.
针对水下测试数据采集的高速、可靠性等存储要求,本文设计了一种可扩展高速固态存储系统。系统固态存储单元使用FPGA控制FLASH构建存储阵列,同时结合DDR技术和流水线设计相结合的方法来提高其存储速度。系统接口采用用于高速数据传输的FMC接口,其具有多对吉比特接口信号引脚,结合板间高速视频数据的传输使用FPGA高速串行接口技术(Aurora协议),使系统能扩展多个存储BANK。实验结果表明该系统能可靠的提高系统的存储速度和容量存储并不丢失数据。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号