首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
一种采用斩波调制的高精度带隙基准源的设计   总被引:1,自引:0,他引:1  
为了抑制运算放大器的输入失调电压对带隙基准源的影响,提高输出电压的精度,基于斩波调制技术,设计了一种高精度带隙基准源电路.通过0.25 μm BiCMOS工艺模型仿真验证,结果表明,运算放大器的差分输入对管的失配为±2%时,该基准源的输出电压波动峰峰值为0.38 mV,与传统带隙基准源相比,相对精度提高了113倍.当电源电压在2.5~6.0V内,基准电压源的波动小于0.085 mV,温度为-40~125℃时,电路的温度系数为19ppm/℃.  相似文献   

2.
一种采用斩波技术的CMOS带隙基准电压源   总被引:1,自引:0,他引:1  
设计了一种较高PSRR和较低温度系数的带隙基准电压源.运用斩波调制技术和动态元件匹配技术,有效减小了运放失调电压引起的温度漂移.基于CSMC 0.5 μm CMOS工艺,使用Hspice工具对电路进行仿真.斩波频率为1.5 MHz时,基准输出电压约为1.235 V.在室温25℃时,该带隙基准电源电压范围为3.3 V到5.5 V.电源电压为3.3 V时,在-40℃~85℃温度范围内,温度系数为5.19×10-6,测得PSRR大于70 dB@1 kHz.  相似文献   

3.
一种高精度的CMOS带隙基准电压源   总被引:4,自引:0,他引:4  
设计了一种采用0.25 μm CMOS工艺的高精度带隙基准电压源.该电路结构新颖,性能优异,其温度系数可达3×10-6/℃,电源抑制比可达75 dB.还增加了提高电源抑制比电路、启动电路和省功耗电路,以保证电路工作点正常、性能优良,并使电路的静态功耗较小.  相似文献   

4.
为提高白光LED驱动的输出精度,采用了一种基于斩波调制技术的带隙基准源.使用斩波技术,减小了带隙基准源中运放的失调电压所引起的误差,提高了基准源的精度.设计了有启动电路的偏置以确保基准电路能正常工作.该电路利用上海贝岭的0.6 μm标准CMOS工艺实现,使用Cadence公司的Spectre工具对电路进行仿真.结果表明,该带隙基准输入电压可达2~9 V,输入电压3.5 V时温度系数为9.5×10-6/℃.当斩波频率为500 kHz时,此带隙基准源的输出精度比普通放大器提高了66倍,可以在高精度白光LED驱动电路中使用.  相似文献   

5.
一种低压CMOS带隙电压基准源   总被引:4,自引:3,他引:1  
郑浩  叶星宁 《微电子学》2005,35(5):542-544,548
设计了一种与标准CMOS工艺兼容的低压带隙电压基准源,该电路应用二阶曲率补偿,以及两级运算放大器,采用0.8μm BSIM3v3 CMOS工艺,其中,Vthn=0.85 V,Vthp=-0.95 V。用Cadence Spectre软件仿真得出:最小电源电压1.8 V,输出电压590 mV,在0~100℃范围内,温度系数(TC)可达15 ppm/℃,在27℃时输出电压变化率为±2.95 mV/V。  相似文献   

6.
一种10-ppm/℃低压CMOS带隙电压基准源设计   总被引:10,自引:0,他引:10  
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/℃低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35μm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。  相似文献   

7.
一种低功耗CMOS带隙基准电压源的实现   总被引:7,自引:0,他引:7  
冯勇建  胡洪平 《微电子学》2007,37(2):231-233,237
运用带隙基准的原理,提出了一种带启动电路的低功耗带隙基准电压源电路。HSPICE仿真结果表明,在25℃3、.3 V下,电路功耗为16.88μW;另外,在-30~125℃范围内,1.9~5.5V下,输出基准电压VREF=1.225±0.0015 V,温度系数为γTC=14.75×10-6/℃,电源电压抑制比(PSRR)为86 dB。该电路采用台积电(TSMC)0.35μm 3.3 V/5 V CMOS工艺制造。测试结果显示,电路功耗仅为16.98μW。  相似文献   

8.
低压CMOS带隙电压基准源设计   总被引:2,自引:0,他引:2  
在对传统典型CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈技术,提出了一种1-ppm/°C低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路设计。放大器输出用作电路中PMOS电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC0.35μmCMOS工艺实现,采用HSPICE进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。  相似文献   

9.
一种10-ppm/~oC低压CMOS带隙电压基准源设计   总被引:3,自引:0,他引:3  
在对传统CMOS带隙电压基准源电路分析和总结的基础上,综合一级温度补偿、电流反馈和电阻二次分压技术,提出了一种10-ppm/oC低压CMOS带隙电压基准源。采用差分放大器作为基准源的负反馈运放,简化了电路的设计,放大器的输出用于产生自身的电流源偏置,提高了电源抑制比(PSRR)。整个电路采用TSMC 0.35mm CMOS工艺实现,采用Hspice进行仿真,仿真结果证明了基准源具有低温度系数和高电源抑制比。  相似文献   

10.
基于线性分段补偿的基本原理,依据输出支路内部的温度负反馈结构,提出了一种结构简单、适应不同开口方向的高阶补偿方法。并设计了一种基于电流镜结构的低温漂、高精度的电压基准电路。CSMC 0.35 μm CMOS工艺的仿真结果表明,经高阶补偿的电压模基准,在-40~125 ℃温区范围内温度系数为2.84×10-6/℃,低频100 Hz时的PSRR达到-70.6 dB,10 kHz为-63.36 dB。当电源电压在2~3 V范围内变化时,其电压值波动为3 mV/V。整个带隙基准电压源具有较好的综合性能。  相似文献   

11.
基于斩波运算放大器的曲率补偿CMOS带隙电压基准源电路,采用了折叠式的一阶放大器,较二阶结构线路简单,功耗低,版图面积小,并能很好地满足增益要求.采用二阶电流补偿进行曲率补偿,使带隙电压基准源能达到更好的温度系数,且系统稳定.应用0.5μm CMOS Spice模型进行了运算放大器和带隙电压基准源的电路仿真,输出电压为1.17V,在-20℃至120℃温度下,温度系数为4.7ppm/℃.该基准电压可根据工艺和内部电阻元件选取的不同获得不同电压值,其温度范围能够满足实际工作环境的需要.  相似文献   

12.
一种高精度低电源电压带隙基准源的设计   总被引:2,自引:1,他引:1  
设计了一种可在低电源电压下工作,具有较高电源电压抑制比、低温度系数和低功耗的带隙基准电压源。电路基于对具有正负温度系数的两路电流加权求和的原理,对传统电路做出了改进。采用UMC 0.25 μmCMOS工艺模型,使用Hspice进行模拟,设计的基准源输出电压为900 mV,电源电压可降低到1.1 V,温度系数为8.1×10-6/℃。  相似文献   

13.
如果要设计一个低电源电压的带隙基准源,就会遇到电源电压和带隙基准参考的性能之间的矛盾,这是因为带隙基准本身的失调和1/f噪声(又称闪烁噪声)所致。通过斩波技术的应用,带隙基准的输出精度得到大幅度的提升,同时1/f噪声也得到了有效的抑制。  相似文献   

14.
基于SMIC 65 nm CMOS工艺,设计了一种带曲率补偿的低压高电源抑制比(PSRR)带隙基准电压源。采用带曲率补偿的电流模结构,使输出基准电压源低于1.2 V且具有低温漂系数。在基本的带隙基准电路基础上,增加基准核的内电源产生电路,显著提高了电路的PSRR。采用Cadence Spectre软件,在1.8 V电压下对电路进行仿真。结果表明,在1 kHz以下时,PSRR为-95.76 dB,在10 kHz时,PSRR仍能达到88.51 dB,在-25 ℃~150 ℃温度范围内的温度系数为2.39×10-6 /℃。  相似文献   

15.
设计了一种二阶温度补偿带隙基准源,为了提高电源抑制比,设计中采用了与全局电压保持相对无关的局部电压作为带隙核心的工作电压,并且使用PN结串联的结构,以减小运放失调电压的影响。整个电路采用TSMC 0.18μm CMOS工艺实现,使用HSpice仿真器进行仿真,仿真结果证明此基准电压源具有很高的电源电压抑制比和较低的温度系数。  相似文献   

16.
吴相俊 《电子与封装》2007,7(12):24-26,29
文章对传统典型CMOS带隙电压基准源电路分析和总结,重点分析了温度补偿原理。在对传统温度补偿技术改进的基础上,采用低失调电压运算放大器,融合了熔丝烧写调整电压技术,提出了一个温漂低于15×10-6℃-1的改进型带隙基准源电路。整个电路采用CSMC0.5μm工艺设计,采用Hspice进行仿真。为补偿工艺偏差,输出电压及输出电压的温漂均可通过铝熔丝烧写来调整。  相似文献   

17.
一个低压高阶曲率补偿的CMOS带隙基准电压源的设计   总被引:1,自引:0,他引:1  
李娟  常昌远  李弦 《现代电子技术》2007,30(22):169-171
运用带隙基准的基本原理,采用0.6μm的CMOS工艺,对一个低压高阶曲率补偿的高性能CMOS带隙基准电压源进行研究,并结合所提出电路给出了高阶曲率补偿的数学表达式。Cadence软件仿真结果显示:电源电压最低可为1.2 V,在-20~100℃温度范围内,输出电压为0.6 V,温度系数为9.1 ppm/℃,即基准输出电压随温度变化不超过±0.1%。低频(f=1 kHz)时PSRR为-78 dB。在室温电源电压为1.2 V时总功耗约为38μW。整个带隙基准电压源具有良好的综合性能。  相似文献   

18.
基于横向寄生PNP管,提出了一种新颖结构的低失调CMOS带隙基准源。该带隙能够降低运放失调电压和镜像电流对基准电压的影响,提高带隙抗工艺失调的能力。仿真结果表明,基准电压为1.228 0V,在-40℃~125℃,典型偏差小于2.7mV,温度系数为13.9ppm/℃。该带隙具有较好的工艺稳定性,在各工艺角情况下,失调电压小于±25.3mV,比传统带隙相对精度提高了3.3倍。最后,基于0.35μm CMOS工艺实现了该电压基准源。  相似文献   

19.
设计了一种低功耗曲率补偿带隙基准电压源。利用亚阈值MOS管差分对,产生曲率补偿电流,对输出基准电压进行曲率补偿。采用低功耗运放来增强基准电压源的电源抑制能力,同时降低基准电压源的功耗。采用SMIC 0.18 μm 混合信号CMOS工艺进行设计。仿真结果表明,在1.5 V电源电压下,基准电压源的输出基准电压为1.224 V,在-40 ℃~125 ℃范围内的温度系数为1.440×10-6/℃~4.076×10-6/℃,电源抑制比为-77.58 dB,消耗电流为225.54 nA。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号