首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
基于FPGA和DSP的高分辨率图像采集系统   总被引:2,自引:0,他引:2  
介绍了一种高分辨率图像数据采集系统的实现方案.该方案采用了现场可编程门阵列(FPGA)数字信号处理器(DSP)的体系结构,利用FPGA实现图像数据检测、采集、缓冲、预处理,并协调系统各部分的工作,利用DSP对图像数据进行JPEG压缩,通过PC104总线将压缩后的数据上传至主机.该方案中,由FPGA控制的高速大容量同步动态随机存储器(SDRAM)作这图像数据的帧存,解决了高分辨率图像采集中容量和速度上的问题,SDRAM分时供FPGA和DSP访问的机制提高了数据存取的效率.JPEG压缩方法大大降低了数据传输所需的带宽并减少了存储所需的容量.该系统能够对高至2 048×1 536的多种分辨率的图像实现数据采集和压缩.  相似文献   

2.
基于FPGA的同步数据采集处理系统的设计与实现   总被引:3,自引:2,他引:1  
针对目前多通道数据采集系统的局限,以EP1K50系列的FPGA为核心控制模块,AD7656为模数转化芯片实现了精度为16位、最大采集速率为250kS/s的同步模拟信号采集系统,采用Flash存储采集到的数据,且可以通过PC104总线将数据传输到上位机。给出了系统的电路设计、关键模块逻辑图以及软件流程图。  相似文献   

3.
设计了基于目前高性能数字信号处理器TMS320C6416为核心,结合现场可编程门阵列FPGA对采集的视频数字图像做预处理和传输以及视频显示的逻辑控制单元的实时视频处理平台.详细地讨论了视频数据采集部分的结构和FPGA的控制逻辑,以及DSP相应中断后数据的转移和处理.实验表明,此系统实时性和稳定性均达到了设计要求,具有很大实用价值.  相似文献   

4.
为了给被动声探测技术研究提供实验验证平台,设计了一种可以进行实时数据采集和处理的系统方案.整个系统以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为基本架构,由FPGA控制模数转换器(ADC)采集数据,通过USB 2.0电路将数据传送给个人计算机(PC),用于初期的离线验证;FPGA将采集到的数据通过外部存储器接口(EMIF)传递给DSP,用于实时处理.实验证明:系统实现了被动声探测中的实时数据采集、离线数据存储.数据采集与数据处理分别由不同处理器执行,提高了系统的响应速度与处理性能,能够满足探测系统的实时性要求.  相似文献   

5.
基于DSP+FPGA分层图像处理技术的智能相机设计   总被引:1,自引:0,他引:1  
FPGA和DSP都可用于图像处理,但目前的很多以DSP为核心的图像处理系统中,FGPA只是用于控制电路的设计,其丰富的片上资源常常被浪费,在充分考虑了DSP和FPGA做图像处理所具有的各自特点后,提出了一种基于DSP+FPGA的分层图像处理技术.详细介绍了系统方案设计,以具体的边缘检测算法为例,介绍了FPGA实现的程序框架与每个程序模块的功能,并给出了数据流正确性验证方法.  相似文献   

6.
一种基于FPGA和DSP的视频处理系统   总被引:3,自引:1,他引:3  
李刚  付宇卓  王世明 《计算机仿真》2005,22(10):254-256
该文介绍了一种基于现场可编程门阵列(FPGA)和数字信号处理器(DSP)的实时视频处理系统,此系统以FPGA为数据缓冲和逻辑控制单元,DSP为图像数据处理单元.该文介绍了此视频处理系统的整体结构,详细讨论了从色空间RGB到YCbCr的转换,并给出了转换前后的图像对照.同时也介绍了视频数据流的缓冲处理,以及DSP和FPGA轮流对双口RAM的控制,最后介绍了用DSP实现图像压缩的过程.通过此系统的实现可以看出,使用FPGA实现视频处理系统的控制,可以提高系统的性能,同时使得系统的适应性和灵活性强,设计调试方便.  相似文献   

7.
基于DSP和FPGA的运动控制卡的设计与实现   总被引:1,自引:0,他引:1  
针对数控系统的工作特点和要求,通过对TI公司新推出的DSp芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特点的深入分析,给出了一种基于DSP和FPGA的运动控制卡的设计与实现.在充分考虑上述芯片特点和资源的基础上,该卡采用DSP和FPGA取代单片机,能够更好地满足数控系统对运动控制单元的实时性和控制精度的苛刻要求.某型号三轴仿真转台已采用该运动控制卡作为主控制电路,并能很好地实现转台的定位精度,转速等性能指标要求.  相似文献   

8.
介绍了一种基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)的导航计算机设计,其中DSP专注于导航解算,FP-GA负责微惯性测量单元(IMU)和全球定位系统(GPS)等数据的采集,缓存以及与其它模块的通信。利用FPGA的可重复编程配置和高速并行处理能力,扩展了多路串行通信接口,并在其内部采用异步FIFO存储结构解决了采样信号和DSP之间的跨时钟域传输的问题。系统试验结果说明该导航计算机具有集成度高,功耗低,工作性能可靠的特点。  相似文献   

9.
基于DSP和FPGA的视频图像处理系统设计   总被引:2,自引:0,他引:2  
介绍了基于TMS320C6416和EP1C4F400C8的实时视频图像处理系统的设计原理.系统以DSP为图像处理核心,以FPGA为数据采集和传输的逻辑控制单元,利用乒乓操作实现数据的缓冲和处理.详细地讨论了视频数据采集部分的结构和FPGA的控制逻辑.以及DSP响应中断后数据的转移和处理.实验表明,此系统实时性和稳定性均达到了设计要求,具有很大实用价值.  相似文献   

10.
该文研究如何采用DSP+FPGA结构和软件无线电的算法来建立一个数字化接收机系统。结合这两种芯片各自的优点,设计出具有运算速度快,稳定性好且实时性高的数字接收机系统。实践表明,该体系结构的效率明显高于传统的模拟接收机。  相似文献   

11.
柏滢  林都  鲜浩 《传感器世界》2014,20(10):27-31
针对数据采集系统的大数据量处理要求,以及系统的实时性问题,提出了一种克服各自劣势,FPGA和DSP相结合的实时数据采集和处理系统。阐述了系统的工作原理及各功能模块的构成,该系统由FPGA模块、DSP模块、采集模块、数据传输模块、电源模块组成,通过对此系统的调试分析,实现了数据的实时采集与处理。该数据采集和处理系统结构灵活、控制简单、可靠性高,具有较大的实用价值。  相似文献   

12.
基于FPGA的一种新型8通道数据采集系统   总被引:2,自引:1,他引:2  
以FPGA为核心控制模块,搭载MAX1300为数据采集模块,完成8通道、16位精度数据采集系统。采集数据在FPGA内部储存,DSP在适当时刻对其进行读取以完成伺服控制工作。针对以往数据采集系统的局限,FPGA内部对所采集数据进行预处理,减轻了CPU数据处理强度和负担。详细介绍了各芯片硬件电路设计,给出FPGA内部各功能模块逻辑图。  相似文献   

13.
基于W5300和FPGA的实时数据采集系统设计   总被引:3,自引:1,他引:3  
为实现数据采集的实时传输和远程控制,设计并实现了基于W5300和FPGA的实时数据采集系统。系统选用W5300搭建网络模块,采用TCP协议与远程上位机通信,控制以AD7357为核心的A/D模块进行数据采集。通过对系统稳定性和准确性的反复测试,最终可实现两路A/D以1.5 MS/s采样率对50 Hz750 kHz信号的准确采样并向远程上位机实时传输数据。  相似文献   

14.
介绍了一种高速实时数据采集系统的设计.该系统以FPGA作为逻辑控制的核心,以USB2.0作为与上位机数据传输的接口,能同时支持单端16路和差分8路模拟信号输入,最大采样率为200kHz,12位的转换精度.描述了系统的主要组成和FPGA模块化设计的实现方法,并给出了其核心模块的时序仿真波形图.  相似文献   

15.
介绍了一种线列红外探测器数据采集系统的设计。该系统以FPGA作为逻辑控制核心,采用高度集成的4路差分放大器和8路串行LVDS输出的高精度模数转换器进行模拟信号处理,具备差分输入的FPGA控制器完成采集数据的实时串并转换和抽取拼接,具有小型化和高性能的特点。测试结果表明,该采集系统工作稳定可靠,信噪比达到68.5 dB,可以满足大部分红外成像系统的性能和体积要求。  相似文献   

16.
介绍了一种基于FPGA+DSP的数据采集与处理平台,给出了系统实现的总体方案,并阐述了各部分硬件电路的设计.重点对FPGA内部各主要功能模块做了详细阐述,对各个模块的设计方法以及实现过程进行了细致描述,给出了各模块的具体实现的顶层文件,并对系统功能扩展做了简要说明.  相似文献   

17.
基于FPGA的高速多通道数据采集系统设计   总被引:1,自引:0,他引:1  
介绍一种基于FPGA的数据采集系统的设计,以CycloneⅡ系列的EP2C35F484芯片为主控单元,配合模数转换芯片ADS7825和USB传输控制芯片CY7C68013,并结合外围电路实现了采集系统。基于QuartusⅡ9.0平台,实现了对ADS7825芯片和CY7C68013芯片的控制与通信,并采用Verilog硬件描述语言,实现了系统的仿真,给出了系统核心模块的时序仿真波形图。经测试,系统实现了对多路模拟信号的采集,具有良好的稳定性、快速性。  相似文献   

18.
基于FPGA软核的高速数据采集系统设计   总被引:1,自引:0,他引:1  
为解决不同性能指标数据采集系统开发时间较长的问题,提出了一种将FPGA软核技术应用于高速数据采集系统设计的方法.系统以Xilinx公司的FPGA为例设计软核,使用VHDL语言对软核进行模块化设计.介绍了数据采集系统的硬件电路、USB固件程序、USB驱动程序以及LabVIEw上位机的设计.该数据采集系统结构可移植性强,有利于缩短同类型系统设计研发周期.  相似文献   

19.
基于FPGA的DMA方式高速数据采集系统设计   总被引:7,自引:0,他引:7  
何琼  陈铁  程鑫 《电子技术应用》2011,37(12):40-43
提出了一种基于FPGA的DMA方式高速数据采集系统设计方案.该方案由底层控制器提供精确采样时序,保证ADC器件的采样吞吐;采用支持PCI协议的DMA方式的数据采集机制,优化数据采集存储及向上位机交互方式,以确保采集数据的高实时性.该方案具有良好的移植性,可应用于采样速率高、数据采集量大、数据实时性要求高的数据采集系统.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号