首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
文丰许辉  张文栋 《微计算机信息》2007,23(1Z):253-254,187
XCR3256是Xilinx公司推出的CoolRunner系列CPLD器件,在数字系统设计中的应用非常广泛。本文详细分析了Cool-Runner系列CPLD的特点、结构及功能,使用VHDL语言编程实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分。由于采用该器件,简化了电路设计,减小了设备体积,同时也使设备的可靠性和设计的灵活性大大提高。  相似文献   

2.
单片机+CPLD结构体系在电子设计中的应用   总被引:7,自引:0,他引:7  
介绍在数字电路设计中,单纯以单片机为主体结构的优缺点;结合CPLD的特点,提出单片机+CPLD体系结构在实际应用中的优势,并给出应用实例.  相似文献   

3.
介绍利用Altera公司CPLD器件实现对电机高精度、宽范围调速的控制方案,并给出简明扼要的VHDL程序结构与仿真结果.  相似文献   

4.
CPLD在数字电压表设计中的应用   总被引:2,自引:0,他引:2  
以CPLD为主要硬件设计一个数字电压表,其功能由VHDL编程决定,实现了硬件设计软件化,使系统的灵活性显著提高。仿真及硬件测试表明:数字电压表能测量和显示0~5V电压,测量精度为0.02V。  相似文献   

5.
单片机+CPLD结构体系在电子设计中的应用   总被引:3,自引:0,他引:3  
介绍在数字电路设计中,单纯以单片机为主体结构的优缺点;结合CPLD的特点,提出单片机 CPLD体系结构在实际应用中的优势,并给出应用实例。  相似文献   

6.
介绍声波测井中地面系统与声波信号同步的实现方法;用Xilinx公司XC9500系列CPLD芯片,结合51系列单片机实现声波测井中的采样门和逻辑信号,给出系统设计方法和程序源代码,包括VHDL程序和单片机程序.  相似文献   

7.
CPLD在数字频率测量中的应用   总被引:3,自引:1,他引:3  
本文介绍了以CPLD为核心处理芯片的频率测量系统,整个频率测量系统由CPLD和单片机(89C51)构成,CPLD采集被测频率源,再由单片机读取频率值并由液晶同步显示频率和周期.本系统结合了CPLD的高速及单片机(MCU)的运算控制二个特点.  相似文献   

8.
针对谐波污染问题,设计并实现了一种由上、下位机组成的并联型有源电力滤波器。以TMS320C5416 DSP为核心的下位机控制模块为背景,重点介绍了CPLD对其外围器件的逻辑接口设计,主要包括外围器件的片选和读写控制、DSP的中断管理和时钟信号的分频处理等。开发软件使用QuartusⅡ,通过硬件描述语言VHDL对其功能进行描述,并在波形编辑器中完成逻辑时序的仿真。  相似文献   

9.
介绍一种利用复杂可编程逻辑器件(CPLD)来设计CCD图像传感器驱动时序和嵌入式图像采集系统控制逻辑时序的方法;分析TC237B图像传感器和VSP2210CCD信号专用处理芯片的时序;结合状态机的设计给出部分驱动电路的VHDL源代码描述和功能仿真波形;验证CPLD技术在嵌入式图像采集系统中的可行性。  相似文献   

10.
本文介绍了以CPLD为核心处理芯片的频率测量系统,整个频率测量系统由CPLD和单片机(89C51)构成,CPLD采集被测频率源,再由单片机读取频率值并由液晶同步显示频率和周期。本系统结合了CPLD的高速及单片机(MCU)的运算控制二个特点。  相似文献   

11.
为了满足直升机机载设备的高集成化和高可靠性要求,操纵台电路设计以TMS320F2812作为主控制芯片,ispLSI1048C作为外围主逻辑器件,一同构成整个电路的核心;采用VHDL语言实现了按键信号处理、离散量输入与输出控制以及看门狗等功能,简化了硬件电路设计,提高了系统可靠性,给出了CPLD模块的详细设计,并重点介绍了按键信号处理电路的实现,通过对按键抖动信号的机理分析和常用消抖方法的比较,设计了一款基于有限状态机(FSM)的按键消抖电路,同时介绍了双向总线和看门狗电路的实现;通过仿真和实际应用证明了该设计的有效性。  相似文献   

12.
提出了一种基于CPLD和专用网络芯片的高速网络控制器的设计方法,并且在LED屏控制中实现.采用具有TOE的AX11015芯片实现网络的高速传输,CPLD和SRAM实现数据的高速采集、高速存储和高速处理.实验测试表明:该控制器性能稳定,性价比高,满足系统的设计要求.是一种实现高带宽视频LED屏控制的有效方法.  相似文献   

13.
沈琰  李龙江 《微计算机信息》2007,23(11):244-245
本论文主要讨论和仿真了基于CPLD的PSK系统单元设计,在阐述调制解调系统的基本原理与设计方法的同时,又详细地介绍了系统的总体电路框图及各个模块的具体软硬件实现。作者以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。“自顶向下”是本设计的主要特色,所有程序都通过了以EPM7128SLC84-7作为主芯片的CPLD实验开发板的硬件调试。  相似文献   

14.
介绍CCD驱动信号的VHDL语言设计方法。应用CPLD构建CCD采集系统的核心,由1片EPM7128S产生整个系统的时序逻辑,包括CCD时序信号发生、模拟开关切换信号、A/D转换控制信号、数据存储读写控制信号。  相似文献   

15.
介绍了一个控制系统中的前端图像数据采集系统,以及CPLD(复杂可编程逻辑器件)在系统中的应用,这种应用技术可以用于绝大多数图象采集、存储系统中的数据采样密度的控制,同时可以起到数据缓冲的作用;并且给出了设计电路原理图以及相关代码。  相似文献   

16.
介绍了基于CPU的交流电机控制系统测速子系统的设计原理及自顶向下的设计方法。测速子系统应用一片复杂可编程器(CH0)EPM7128和VHDL语言设计,不占用电机控制系统中主控DSP芯片TMS320C32的硬件资源并简化了DSP测速软件设计。  相似文献   

17.
介绍了基于CPLD和EDA技术的BIT(机内测试)系统的实现。本系统以CPLD为控制核心,在MAX+PLUSII环境下采用VHDL语言实现了系统接口及测频电路。该系统具有集成度高、灵活性强、易于开发、维护、扩展等特点。  相似文献   

18.
基于FPGA/CPLD的嵌入式VGA显示系统   总被引:2,自引:0,他引:2  
本文介绍了基于FPGA/CPLD的嵌入式VGA显示系统的设计,详细讨论了用VHDL设计行场扫描时序的方法,这种设计方法稍作改动便可产生任意行场扫描时序,具有很好的移植性.该显示系统已成功地在雷达图形显示系统中使用,且显示器的分辨率达到了1280*1024,刷新频率为60 Hz.  相似文献   

19.
CPLD在图像采集系统中的应用   总被引:8,自引:3,他引:8  
魏华  李荐民 《计算机测量与控制》2002,10(11):765-767,770
介绍了一个控制系统中的前端图像数据采集系统,以及CPLD(复杂可编程逻辑器件)在系统中的应用,这种应用技术可以用于绝大多数图像采集、存储系统中的数据采样密度的控制,同时可以起到数据缓冲的作用;并且给出了设计电路原理图以及相关代码。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号