首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 93 毫秒
1.
在卫星通信系统中,对锁相频率源要求很高,利用ATMEL公司的单片机ATTINY9结合TI公司的辅助设计工具基于集成VCO的锁相芯片LMX2572设计了一种C频段低相噪频率源,并制板出实物电路进行了测试,测试结果符合设计要求,该方案空间尺寸小、功耗低,可以广泛应用于卫星通信系统。  相似文献   

2.
介绍了一种利用AT89S52单片机控制数字锁相环LMX2316的低相位噪声频率合成器,分析了环路的带内相位噪声以及环路的锁定时间与环路带宽的关系,讨论了环路滤波器的设计,最后得到了与分析相符合的结果。  相似文献   

3.
一种锁相式频率合成器的设计   总被引:5,自引:3,他引:5  
万天才 《微电子学》1999,29(3):208-210
介绍了一种锁相式频率合成器的总体设计和电路结构设计,并进行了实验制作。设计的电路工作频率在100MHz以上,可广泛应用于雷达,航空,航天,通讯,导航,锁相环路等领域。  相似文献   

4.
S频段锁相频率合成器的设计   总被引:1,自引:0,他引:1  
蒋涛  唐宗熙  张彪 《电讯技术》2008,48(8):60-62
介绍了小数式锁相频率合成器的设计方法及相关理论,分析了影响锁相环相位噪声的主要因素并设计了环路滤波器和Wilkinson功率分配器。由实验结果可知,小数式锁相频率合成器具有很好的相位噪声和较高的频率分辨率。  相似文献   

5.
介绍一种C频段频率合成器的设计与实现。通过采用多锁相环路合成方式,实现了小步进、低杂散、低相噪频率输出,并且分析了与其它频率合成器设计方法的不同,指出各自的优缺点。给出了实现的技术指标。  相似文献   

6.
7.
8.
本文介绍了一种慢速跳频电台锁相式频率合成器所使用的频率粗调方案,描述了其工作原理、部件电路以及工作过程,并与其它方案作了简单比较。  相似文献   

9.
梁志霄 《电讯技术》2005,45(5):118-121
介绍一种机载合成孔径雷达(SAR)频率合成器的试验研究。该合成器采用了数字锁相环与模拟环相结合的方法,以及谐波混频和减振技术,实现了频率合成器的低功率、轻重量、小体积和低相位噪声等技术指标。  相似文献   

10.
于为健  张娟 《电子科技》2013,26(11):69-70,76
频率合成器是现代通信系统中的一个重要组成部分,在数字通信、卫星通信、遥测遥控、雷达、导航等领域有着广泛应用。ADF4350是ADI推出的一款具有低相位噪声的宽带频率合成器。文中介绍了锁相频率合成技术的基本原理和性能指标,给出了一种利用ADF4350实现频率合成器的硬件结构和实现方法,并对其主要指标进行了测试,测试结果表明,该频率合成器表现出较好的散射水平和较低的相位噪声。  相似文献   

11.
介绍了一种X波段频率源的设计方法。该文采用2个数字锁相频率合成单环,再环外混频的方法实现了该X波段频率源的设计。该频率源具有相位噪声低,杂散低,频率稳定度高等特点。经试验测试结果表明,该频率源的相位噪声为-94.3dBc@1kHz,-99dBc@10kHz;输出功率大于13dBm,实现了一个性能较好的频率源。  相似文献   

12.
通过介绍小数分频频率合成器的基础理论,详细阐述了利用Agilent公司的ADS软件进行小数频率合成器的计算机辅助设计与过程。仿真结果表明,运用ADS仿真模拟有利于提高电路设计和制造水平,对实际中应用小数分频频率合成技术具有较好的借鉴意义。  相似文献   

13.
通过采用直接数字合成与间接数字合成相结合的混合合成技术,实现了2~8 GHz宽带,1 kHz小步进输出.并做到杂散优于-65 dBc,相噪优于-95 dBc/Hz偏离载频1 kHz处的技术要求.  相似文献   

14.
X波段谐波混频频率合成器的设计   总被引:2,自引:1,他引:1  
本文主要介绍利用谐波混频技术设计的X波段频率合成器。该频率合成器具有跳频速度快、输出频带宽、相噪低、体积小、重量轻等特点 ,同时没有倍频环节 ,降低了系统的设计难度 ,便于实现。  相似文献   

15.
阐述了Ku波段低相噪锁相频率源的研制过程。在低输入参考频率10 MHz的情况下,输出高达11.8 GHz的点频信号,倍频恶化达到61 dB,如何实现从10 Hz~1 MHz频偏范围内各点的相位噪声指标要求是需要攻克的技术难题。具有超低相噪基底的模拟鉴频鉴相器件HMC440的应用为该项目的成功研制奠定了坚实的基础。  相似文献   

16.
介绍了一种应用于小数N分频频率综合器的工作于20 MHz的Sigma-delta调制器的设计,采用3个一阶电路级联的MASH1-1-1结构的噪声整形电路。电路设计利用Verilog硬件描述语言进行描述,在modelSim SE 6.2b中通过了功能仿真,并在XUP Virtex-II Pro FPGA开发板上进行了验证,最终采用TSMC 0.13μm CMOS工艺,完成了电路版图并通过了DRC和LVS验证。芯片面积为180μm×160μm,平均功耗为1.059 6~1.070 4 mW。  相似文献   

17.
针对一个汽车音响收音数字调谐系统的实例,介绍了一种广播用双波段锁相环频率合成芯片的设计方法。其中采用串行端口按位传输数据的方式,在程序分频器部分使用了吞脉冲技术,不仅简化了控制器的操作.同时也获得了较高的频率分辨力,实际产品具有广泛的市场前景。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号