排序方式: 共有100条查询结果,搜索用时 15 毫秒
1.
弹性分组环媒体接入控制专用集成电路设计 总被引:1,自引:1,他引:0
提出了一种基于IEEE802.17标准的弹性分组环媒体接入控制协议的专用芯片设计方案,并且其前端设计已经得到了FPGA硬件实验的验证. 相似文献
2.
3.
4.
5.
6.
一种快速同步的时钟数据恢复电路的设计实现 总被引:4,自引:1,他引:4
时钟数据恢复(CDR)电路是通信传输设备中的重要部分,对于突发式的接收,基于锁相环的传统的CDR往往不能满足其快速同步的要求.对此,文章采用过采样方式基于FPGA设计实现了一种全数字化的155.52Mb/s下的CDR电路.理论分析、仿真和实验测试结果表明,该CDR电路可以有效地对相位变化实现快速同步,有很大的捕捉范围,且系统较锁相环便于集成. 相似文献
7.
8.
全数字化PDH复接系统的设计 总被引:1,自引:0,他引:1
为了便于PDH复接系统的集成和设备的小型化,以及改善系统的性能,本文介绍了复接系统的几个主要部分(定时提取,码速调整,收端支路时钟恢复等)的数字化实现方法,还介绍了采用这些数字化方法的多功能复接专用集成电路-MXZW68231。 相似文献
9.
本文从专用数字通信网的发展问题出发,就码速调整技术作了评价。重点论述了正/零/负码速调整的技术性能、应用特点以及它与正码速调整方式的比较。 相似文献
10.