排序方式: 共有19条查询结果,搜索用时 15 毫秒
1.
在FPGA芯片内,数字时钟管理器(DCM)不可或缺,DCM主要完成去时钟偏移、频率综合和相位调整的功能,其分别由延迟锁相环(DLL)、数字频率合成器(DFS)以及数字相移器(DPS)三个模块来实现。对这三个模块的原理及设计进行了详细地阐述,并给出了仿真结果,该DCM电路通过了0.13μm工艺流片。测试结果表明,在低频模式下,该DCM能工作在24~230 MHz之间;在高频模式下,该DCM能工作在48~450 MHz之间,其输入及输出抖动容忍度在低频模式下能达到300 ps,在高频模式下能达到150 ps。 相似文献
2.
利用介电可调薄膜材料的调谐特性研制的介质压控微波器件高频特性好、功率容量大、响应速度快,还有易集成、功耗小、成本低、可靠性高的特点,相比半导体管、铁氧体以及MEMS器件有明显的优势。该文系统介绍了近年来国内外介电可调薄膜材料及压控微波器件的研究进展,并结合作者的工作评述了介电可调薄膜材料和压控微波器件的应用情况。除研究最为集中的钛酸锶钡BaxSr1-xTiO3(BST)材料,还介绍了具有较高调谐率的铋基焦绿石铌酸铋镁Bi1.5MgNb1.5O7(BMN)薄膜材料,该材料介电损耗低(约0.002),介电常数适中(约86),温度系数小,是一种极具发展前景的微波介电可调材料。 相似文献
3.
4.
5.
6.
本文提出了一种任意耦合度集总宽带正交定向耦合器的分析及设计方法。本文首先从定向耦合器的奇偶模阻抗理论分析出发,得到任意耦合度定向耦合器单元的解算公式,然后通过级联单元定向耦合器得到任意耦合度集总宽带定向耦合器的元件解算公式。经ADS 仿真验证,由解算公式得到的网络其耦合度值与计算结果相一致,级联起来的带宽也比单元定向耦合器的带宽要宽很多。为了进一步验证,本文结尾给出了一个中心频率为445MHz,耦合度值为5dB 的设计实例,测试结果与仿真结果非常吻合。该耦合器有小尺寸,带宽大等优点。 相似文献
7.
8.
9.
10.
针对平行带状线间的耦合问题,比较了平行带状线间不加孔栅和加孔栅的耦合干扰问题,研究了平行带状线间距不同时加不同孔栅结构的抗耦合干扰情况,分析了孔径与反射损耗的关系。通过计算与仿真,得到了一种新型的孔栅结构,有效地抑制了平行带状线间的耦合干扰。 相似文献