排序方式: 共有8条查询结果,搜索用时 15 毫秒
1
1.
2.
基于XILINX公司的TPC IP core设计了码率为3/4的TPC编解码器。此3/4Turbo乘积码(Turbo productcode,TPC)编码是在码率为(64,57)×(64,57)的二维TPC编码的基础上截短得到的。该编码采用IEEE802.16和IEEE802.16a标准中规定的生成多项式。设计中采用了周期为220-1的二进制伪随机序列作为信源,利用AWGN IP core生成数字高斯白噪声,对3/4TPC的性能进行了测试。采用BPSK调制在Eb/N0为4.0dB时,测得的信道的误码率为2×10-6,信息速率可以达到49Mbps,与Matlab的仿真结果相比大约有0.2dB左右的误差。所有程序都在一片FPGA VirtexII2000中完成。 相似文献
3.
4.
论述了多路高精度数据采样系统的设计方案,提供了以16路AD6645为例的多路采样系统的实现方案。对方案中关键技术点进行了分析,给出了实现建议或处理策略。对采样系统的主要性能指标进行了分析,特别分析了采样系统的动态指标,重点讨论单路的SNR、SFDR及多路采样系统的路间串绕问题,同时提供了测试方法,并给出定量的测试结果,以及对相应测试结果进行分析定论。 相似文献
5.
7.
描述了以Logistic混沌信号为例的混沌信号数字化处理方法。分析了混沌信号的频谱特性、自相关特性和模糊函数,并采用MATLAB对Logistic二维混沌映射信号的特性进行了仿真分析。说明了混沌信号的强抗干扰性及较高的距离速度分辨力适用于抗干扰测量系统。采用FPGA实现数字Logistic序列,并针对混沌序列的有限精度效应加入扰动,验证了生成序列的频谱及自相关为混沌特性。 相似文献
8.
论述了同步动态SDRAM与高速DSP处理芯片TMS320C6701接口的高速PCB板的设计过程。介绍高速PCB设计的思路和应用Cadence PSD高速PCB设计软件进行板上信号完整性分析的方法,通过对器件的IBIS模型进行仿真,依靠仿真结果指导设计和制作,并经过实际试验,其测试结果与仿真结果基本吻合。系统实现了最佳性能,提高了工作效率,缩短了研发周期。 相似文献
1