全文获取类型
收费全文 | 7286篇 |
免费 | 368篇 |
国内免费 | 320篇 |
专业分类
电工技术 | 301篇 |
综合类 | 462篇 |
化学工业 | 1732篇 |
金属工艺 | 348篇 |
机械仪表 | 491篇 |
建筑科学 | 475篇 |
矿业工程 | 316篇 |
能源动力 | 114篇 |
轻工业 | 511篇 |
水利工程 | 230篇 |
石油天然气 | 462篇 |
武器工业 | 138篇 |
无线电 | 676篇 |
一般工业技术 | 399篇 |
冶金工业 | 181篇 |
原子能技术 | 48篇 |
自动化技术 | 1090篇 |
出版年
2024年 | 44篇 |
2023年 | 165篇 |
2022年 | 163篇 |
2021年 | 157篇 |
2020年 | 153篇 |
2019年 | 271篇 |
2018年 | 296篇 |
2017年 | 72篇 |
2016年 | 105篇 |
2015年 | 184篇 |
2014年 | 476篇 |
2013年 | 299篇 |
2012年 | 327篇 |
2011年 | 405篇 |
2010年 | 408篇 |
2009年 | 445篇 |
2008年 | 487篇 |
2007年 | 366篇 |
2006年 | 318篇 |
2005年 | 280篇 |
2004年 | 314篇 |
2003年 | 200篇 |
2002年 | 210篇 |
2001年 | 282篇 |
2000年 | 226篇 |
1999年 | 193篇 |
1998年 | 148篇 |
1997年 | 109篇 |
1996年 | 125篇 |
1995年 | 114篇 |
1994年 | 78篇 |
1993年 | 70篇 |
1992年 | 76篇 |
1991年 | 62篇 |
1990年 | 59篇 |
1989年 | 56篇 |
1988年 | 31篇 |
1987年 | 23篇 |
1986年 | 28篇 |
1985年 | 30篇 |
1984年 | 29篇 |
1983年 | 17篇 |
1982年 | 17篇 |
1981年 | 19篇 |
1980年 | 6篇 |
1979年 | 11篇 |
1965年 | 2篇 |
1958年 | 4篇 |
1957年 | 3篇 |
1956年 | 3篇 |
排序方式: 共有7974条查询结果,搜索用时 15 毫秒
991.
992.
一种DC-DC开关电源片上软启动电路 总被引:2,自引:1,他引:1
提出了一种基于DAC(digital-to-analog converter)控制的数字软启动电路,利用DAC控制和软启动电压检测技术,有效抑制了DC-DC开关电源启动过程中产生的浪涌电流和输出电压过冲,实现了输出电压从零到调整值的平坦上升.在启动完成后启动电路的偏置电流被彻底关断,实现了低功耗没计.该软启动电路采用CMOS器件设计,无需任何外围元件,便于被DC-DC开关电源集成.该电路已成功集成到一款Buck型PWM(pulse width modulation)控制器当中,测试结果表明:在整个负载范围内,DC-DC在启动过程中电感电流平稳变化,输出电压平滑上升、无过冲,启动时间控制在1.2ms. 相似文献
993.
994.
研究了新型的FDP FPGA电路结构及其设计实现.新颖的基于3输入查找表的可编程单元结构,与传统的基于4输入查找表相比,可以提高约11%的逻辑利用率;独特的层次化的分段可编程互联结构以及高效的开关盒设计,使得不同的互联资源可以快速直接相连,大大提高了可编程布线资源效率.FDP芯片包括1600个可编程逻辑单元、160个可用IO、内嵌16k双开块RAM,采用SMIC 0.18μm CMOS工艺全定制方法设计并流片,其裸芯片面积为6.104mm×6.620mm.最终芯片软硬件测试结果表明:芯片各种可编程资源可以高效地配合其软件正确实现用户电路功能. 相似文献
995.
996.
997.
驱动死区时间控制及其对D类音频功率放大器稳定性的影响 总被引:1,自引:0,他引:1
在D类音频功率放大器中,驱动死区时间控制是一个很流行的术语。它被用来防止击穿的发生。在当今的D类音频功率放大器的设计中,随着开关频率的不断提高,死区时间间隔相对于开关周期也变得足够的长,以至于影响了系统的性能。然而,短而有效的死区时间设置对于在D类转换端口获得更好的线性总是有益的。本文将详细阐述驱动死区时间控制对D类音频功率放大器的影响。通过采用内置的死区时间产生模块的驱动集成电路芯片来降低D类音频功率放大器外部端口器件的数量。仅通过两个额外的电阻来设置DT引脚电压就很容易地得到可选择的预编程死区时间。这种设置死区时间的方式可以阻止外部噪声对系统转换时间的影响,这对于音频的性能是至关重要的。 相似文献
998.
999.
FPGA可编程逻辑单元时序功能的设计实现 总被引:4,自引:3,他引:1
本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器.以含两个四输入LUT(Look Up Table)的多功能可编程逻辑单元为例,详细说明电路的设计思路以及实现方法.研究表明,本文提出的方法可以简化对时序控制电路的设计要求,克服电荷共享问题,减少芯片面积. 相似文献
1000.
没有任何一个厂商甘愿放弃能够赢得最大受众群体的千元级数码相机市场,富士(FUJIFILM)也不例外。作为曾经入门级 A 系列产品的替代者,J 系列数码相机坚持简而不陋,内外兼修的原则,以更加便携漂亮的外观和诸多实用的功能作为抗衡对手的资本。 相似文献