全文获取类型
收费全文 | 52篇 |
免费 | 10篇 |
国内免费 | 3篇 |
专业分类
综合类 | 1篇 |
化学工业 | 5篇 |
机械仪表 | 3篇 |
建筑科学 | 7篇 |
矿业工程 | 1篇 |
轻工业 | 13篇 |
水利工程 | 3篇 |
石油天然气 | 3篇 |
无线电 | 13篇 |
冶金工业 | 1篇 |
原子能技术 | 1篇 |
自动化技术 | 14篇 |
出版年
2023年 | 1篇 |
2021年 | 2篇 |
2020年 | 7篇 |
2019年 | 1篇 |
2018年 | 1篇 |
2017年 | 3篇 |
2016年 | 4篇 |
2015年 | 5篇 |
2014年 | 2篇 |
2013年 | 1篇 |
2010年 | 3篇 |
2008年 | 2篇 |
2006年 | 3篇 |
2004年 | 9篇 |
2003年 | 1篇 |
2002年 | 1篇 |
2001年 | 2篇 |
2000年 | 1篇 |
1999年 | 1篇 |
1998年 | 4篇 |
1997年 | 1篇 |
1996年 | 1篇 |
1995年 | 3篇 |
1994年 | 2篇 |
1993年 | 2篇 |
1991年 | 1篇 |
1986年 | 1篇 |
排序方式: 共有65条查询结果,搜索用时 46 毫秒
11.
阐述了混凝土空心小砌块的优缺点、芯柱的作用以及抗震构造措施、建筑构造、砌块墙体的防裂措施等。 相似文献
12.
13.
可编程逻辑块是现场可编程门阵列(FPGA)的核心组成部分(主要由查找表(LUT)和寄存器构成),它的内部结构设计一直是研究的重要方向。可拆分逻辑结构给电路实现带来了灵活性。本文以6-LUT作为研究对象,从拆分粒度的角度出发,研究不同的可拆分因子(N=1,2,3,4)对电路性能带来的影响。仿真实验基于开源的FPGA CAD工具(ABC和VPR)和VPR测试电路集,实验结果表明:a) 不同可拆分因子对电路关键路径延时影响不大;b) 可拆分因子为2时,电路使用资源的面积和面积-延时积均最小,呈现更好的性能。 相似文献
14.
有限长单位冲击响应滤波器(FIR)是合成孔径雷达(SAR)系统的重要组成部分。为综合考虑资源与性能对系统的影响,基于现场可编程门阵列(FPGA)设计实现了位宽、阶数可配置的SAR雷达信号处理FIR系统,首次完成了合理范围内的只读存储器(ROM)地址位宽和所有输入并行度设置下的分布式算法(DA)结构对比实验,并对不同结构实现下的系统性能资源比进行了全面分析和比较,得到了最优化高并行度DA结构。实验结果表明在ROM地址位宽为4或5时性能资源比最好;性能资源比随输入并行度的提高而提高,当输入并行度为输入数据位宽时,性能资源比提高24%至117%。对比传统的全串行结构、全并行结构和DA结构,经ROM地址位宽和输入并行度优化后的DA结构的性能资源比分别提高了3 110%,76%和86%。 相似文献
15.
DVB-S2标准低密度奇偶校验码(LDPC)译码器在深空通信中面临着低复杂度、高灵活性及普适性方面的迫切需求。通过对LDPC译码算法中量化结构的研究,提出一种动态自适应量化结构的设计方法。该方法在常规均匀硬件量化的基础上,提出了修正化Min-Sum译码算法中的数据信息初始化及迭代译码的动态自适应量化结构,解决了DVB-S2标准LDPC码译码时存在的校验节点运算与变量节点运算之间的复杂度不平衡的问题,并由此提高了译码器的译码性能。实验证明,以DVB-S2标准LDPC码中码长为16 200,码率为1/2的为例,提供动态自适应量化结构与常规的均匀量化结构相比,节省硬件资源为4%。此外,动态自适应量化结构支持动态可配置功能,保证了DVB-S2标准LDPC译码器的灵活性及普适性。 相似文献
16.
17.
ORACLE数据库的备份与恢复 总被引:1,自引:0,他引:1
大型数据库管理系统的DBA的一个重要职责就是维护系统的正常运行,本文简要叙述ORACLE6.0数据库系统的备份与以及发生故障时进行恢复的过程。 相似文献
18.
19.
SLIP是一种串行线路的网际协议,允许在异步线路上进行TCP/IP的传输和运行。本文介绍如何通过电话拨号方式使得远程客户机能登录到SCO UNIX服务器中,实现此操作在服务器端和远程客户机端均需配备一个MODEM,实现过程简要介绍如下: 一、MODEM的有关设置: 以HAYES288为例 相似文献
20.
针对现有的多种视频标准,在总结分解后矩阵的共同特点的基础上,定制实现了一种资源共享结构。该结构通过定制实现处理单元、蝶形变换网络和转置,实现了附带有“阶流水”结构的高效率计算结构。实验结果显示,本文所提出的结构,除了能够在低开销的前提下支持现有的视频标准H.264、视窗媒体视频(VC-1)、音视频编码标准(AVS)和高效视频编码(HEVC)之外,还能够对格式为4:2:0的Full-HD和宽四叉扩展图形阵列(WQXGA)的视频序列进行实时处理。通过在0.13 μm工艺下的综合实现,相比于现有的设计,本文所提出的设计逻辑资源开销下降近44%,功耗减小近20%。 相似文献