全文获取类型
收费全文 | 90460篇 |
免费 | 10409篇 |
国内免费 | 7910篇 |
专业分类
电工技术 | 8356篇 |
综合类 | 10492篇 |
化学工业 | 11075篇 |
金属工艺 | 6420篇 |
机械仪表 | 6483篇 |
建筑科学 | 6525篇 |
矿业工程 | 3341篇 |
能源动力 | 2371篇 |
轻工业 | 10627篇 |
水利工程 | 2843篇 |
石油天然气 | 2804篇 |
武器工业 | 1332篇 |
无线电 | 9359篇 |
一般工业技术 | 7274篇 |
冶金工业 | 3575篇 |
原子能技术 | 1773篇 |
自动化技术 | 14129篇 |
出版年
2024年 | 582篇 |
2023年 | 1449篇 |
2022年 | 3565篇 |
2021年 | 4482篇 |
2020年 | 3242篇 |
2019年 | 2144篇 |
2018年 | 2352篇 |
2017年 | 2745篇 |
2016年 | 2473篇 |
2015年 | 3766篇 |
2014年 | 4908篇 |
2013年 | 6004篇 |
2012年 | 7262篇 |
2011年 | 7622篇 |
2010年 | 7448篇 |
2009年 | 7140篇 |
2008年 | 7818篇 |
2007年 | 7460篇 |
2006年 | 6471篇 |
2005年 | 5361篇 |
2004年 | 3825篇 |
2003年 | 2534篇 |
2002年 | 2383篇 |
2001年 | 2270篇 |
2000年 | 1776篇 |
1999年 | 635篇 |
1998年 | 171篇 |
1997年 | 115篇 |
1996年 | 98篇 |
1995年 | 71篇 |
1994年 | 47篇 |
1993年 | 69篇 |
1992年 | 56篇 |
1991年 | 49篇 |
1990年 | 55篇 |
1989年 | 57篇 |
1988年 | 37篇 |
1987年 | 29篇 |
1986年 | 22篇 |
1985年 | 20篇 |
1984年 | 20篇 |
1983年 | 17篇 |
1982年 | 12篇 |
1981年 | 18篇 |
1980年 | 26篇 |
1979年 | 14篇 |
1967年 | 3篇 |
1962年 | 3篇 |
1959年 | 25篇 |
1951年 | 16篇 |
排序方式: 共有10000条查询结果,搜索用时 0 毫秒
941.
942.
本文主要介绍0.8umCMOS门阵列的设计技术,包括建库技术,可测性设计技术、时钟设计技术、电源、地设计技术、电路结构优化、余量设计技术等,最后介绍了20万门母片及电路的主要参数。 相似文献
943.
944.
945.
946.
一个128×128CMOS快照模式焦平面读出电路设计 总被引:3,自引:0,他引:3
本文介绍了一个工作于快照模式的CMOS焦平面读出电路新结构——DCA(Direct-injection Charge Amplifier)结构.该结构像素电路仅用4个MOS管,采用特殊的版图设计并用PMOS管做复位管,既可保证像素内存储电容足够大,又可避免复位电压的阈值损失,从而提高了读出电路的电荷处理能力.由于像素电路非常简单,且该结构能有效消除列线寄生电容Cbus的影响,因此该结构非常适用于小像素、大规模的焦平面读出电路.采用DCA结构和1.2μm双硅双铝(DPDM-Double-Poly Double-Metal)标准CMOS工艺设计了一个128×128规模焦平面读出电路试验芯片,其像素尺寸为50×50μm2,电荷处理能力达11.2pC.本文详细介绍了该读出电路的体系结构、像素电路、探测器模型和工作时序,并给出了精确的HSPICE仿真结果和试验芯片测试结果. 相似文献
947.
948.
949.
950.