首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   30篇
  免费   6篇
  国内免费   1篇
电工技术   1篇
化学工业   2篇
机械仪表   1篇
无线电   26篇
自动化技术   7篇
  2023年   2篇
  2022年   6篇
  2021年   1篇
  2020年   4篇
  2019年   2篇
  2017年   1篇
  2014年   3篇
  2012年   5篇
  2011年   2篇
  2010年   5篇
  2009年   2篇
  2007年   1篇
  2005年   3篇
排序方式: 共有37条查询结果,搜索用时 15 毫秒
31.
文章设计了一款基于ZigBee和以太网的远程环境监测系统,它结合了ZigBee技术和以太网技术,充分利用了ZigBee技术在数据采集方面的优势和以太网在长距离传输的优势。因此,它也解决了仅使用ZigBee技术存在的不能将数据传输到遥远的监控中心的问题,同时也解决了完全使用以太网技术而带来的布线麻烦的问题。测试结果表明,本系统工作良好,能够满足正常的传感器数据采集需要。  相似文献   
32.
基于改进CORDIC算法实现高速直接数字频率合成器   总被引:7,自引:0,他引:7  
设计实现了一种高速直接数字频率合成器。利用混合CORDIC算法的思想,用混合角度集代替传统正切角度集,并讨论了在二进制格式下的中间值,采用改进的混合差分CORDIC算法实现了相位幅度的转换。在确保算法的迭代精度和收敛区间的前提下,避免了传统算法中旋转方向依赖于上一次迭代的现象,提高了数据的吞吐量;同时消除了常用冗余算法引进额外电路的情况。分析了采用CORDIC算法所带来的误差,综合考虑精度和电路复杂度,确定字长和迭代次数获得14位的输出有效位。经0.18μm6M2P CMOS工艺流片,在1GHz的工作频率下,输出信号在98.6MHz处,SFDR为68.39dB,整个芯片面积为4.19mm×3.17mm。  相似文献   
33.
陶都宜兴位于苏浙皖三省交界处,地处长江三角洲,历史悠久、风景秀丽的江南水乡,物产丰富,有着大自然赋予的天然矿石——紫砂,凭借着陶都人民的勤劳与智慧创造发明了紫砂这一工艺,让紫砂壶扬名天下,经过五百多年的悠久历史,紫砂壶也随着时代的变迁发展成了中国传统文化中最璀璨的一颗明珠.随着人们审美眼光的提高,紫砂艺人们不断学习,不...  相似文献   
34.
针对当前10 Gb/s以上高速SerDes接口中的8B/10B编码需求,在传统的多通道编码器上对其结构进行改进,加入了极性快速产生模块,降低了编码器内部通道的等待时间,提升了并行编码的效率,在提高了数据传输速率的同时,降低了编码输出延时。电路的仿真结果表明:编码器在四通道与八通道模式下,数据传输速率分别达到了20.6 Gb/s与38.4 Gb/s,编码输出延时均为1个时钟周期,填补了国内低延时高速8B/10B编码器的空白。  相似文献   
35.
一种新颖的UART自适应波特率发生器的设计   总被引:2,自引:0,他引:2  
周建华  万书芹  薛忠杰 《半导体技术》2007,32(12):1052-1055
实现了一种应用于UART中的自适应波特率发生器的设计.设计通过使用计数器和边沿检测器对串行线路上的一个低电平周期进行精确计数,然后经过一系列比较迭代,最终得出串行线路数据波特率.利用Quartus软件工具完成电路物理设计、仿真及综合,结果表明电路能正确地探测出串行数据波特率.最后将电路实现于CycloneⅡ系列FPGA上.运用该电路可以简化UART接收器部分设计.  相似文献   
36.
本文设计并实现了一种四路并行的8B/10B编码电路,通过了NCVerilog仿真验证,在某65 nm工艺库下工作频率可达405 MHz,可支持16.2 Gbps的串行数据传输速率,占用逻辑资源面积1832μm2,并作为JESD204B协议中的8B/10B编码模块已应用于某高速ADC芯片的SerDes接口电路中.经实际电路测试,本设计达到了JESD204B协议标准的12.5 Gbps最高传输速率要求.  相似文献   
37.
提供了一种适宜于多通道集成的低功耗、小面积14位125 MSPS流水线模数转换器(ADC)。该ADC基于开关电容流水线ADC结构,采用无前端采样保持放大器、4.5位第一级子级电路、电容逐级缩减和电流模串行输出技术设计并实现。各级流水线子级电路中所用运算放大器使用改进的"米勒"补偿技术,在不增加电流的条件下实现了更大带宽,进一步降低了静态功耗;采用1.75 Gbps串行数据发送器,数据输出接口减少到2个。该ADC电路采用0.18μm 1P5M 1.8 V CMOS工艺实现,测试结果表明,该ADC电路在全速采样条件下对于10.1 MHz的输入信号得到的SNR为72.5 d BFS,SFDR为83.1 d B,功耗为241 m W,面积为1.3 mm×4 mm。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号