排序方式: 共有14条查询结果,搜索用时 4 毫秒
11.
设计并实现了一个基于延时锁定环(DLL)、用于超宽带(UWB)无线通信系统的1.25GHz时钟生成电路。该时钟生成电路由两个DLL和一个自调谐LC滤波电路组成,输入125MHz的参考时钟,输出1.25GHz的差分时钟和间隔100ps的16相时钟。通过优化电荷泵电路有效地减小了静态相位误差,新式自调谐LC滤波电路的应用消除了工艺偏差对谐振的影响。在1.8V电源电压,SMIC0.18μmCMOS工艺下,该时钟生成电路在各种工作条件下均表现出良好的性能,在标准情况下静态相位误差仅为9ps,最大时钟抖动为10ps。当电感存在30%的工艺偏差时,滤波电路的谐振频率能够自动维持在1.25GHz上。 相似文献
12.
介绍了一种新型能隙基准电压源电路,此电路在smic 0.18 rfms工艺条件下设计,它可以输出大小为616mV的基准电压,只要当电源电压在1.1,2.5V之间,此基准电压的输出浮动不超过2.2mV. 相似文献
13.
本文给出一种用于电流型连续时间Σ/Δ调制器(Σ/Δmodulator)中的跨导积分器(OTA-C integrator)的自动调节系统.该系统由原Σ/Δ调制器中跨导器,积分器及反馈数模转换器(feedback DAC)的复制品,峰值检测器(peak detector)和反馈放大器组成.该系统已在0.18μm标准CMOS工艺下经过仿真.仿真结果显示对于1GHz过采样时钟频率的Σ/Δ调制器,该系统能够将由于积分器各参数变化引起的输出幅度变化减小一个数量级以上. 相似文献
14.