首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   84篇
  免费   0篇
  国内免费   12篇
综合类   4篇
建筑科学   3篇
无线电   4篇
原子能技术   84篇
自动化技术   1篇
  2023年   1篇
  2021年   3篇
  2020年   3篇
  2019年   2篇
  2018年   2篇
  2017年   1篇
  2016年   3篇
  2015年   2篇
  2014年   4篇
  2011年   2篇
  2010年   5篇
  2009年   6篇
  2008年   7篇
  2007年   7篇
  2006年   10篇
  2005年   4篇
  2004年   11篇
  2003年   5篇
  2002年   4篇
  2001年   6篇
  1999年   1篇
  1997年   4篇
  1996年   1篇
  1995年   1篇
  1990年   1篇
排序方式: 共有96条查询结果,搜索用时 0 毫秒
51.
简要介绍了一个VME总线接口电路,该接口电路是为一个中能核反应实验系统多参数数据获取系统的TRIGGER设计研制的。该接口电路可支持32位单周期传输和链式块数据传输(即CBLT传输方式)。  相似文献   
52.
多重快信号甄别方法与电路   总被引:1,自引:1,他引:0  
提出了超高速多重快甄别器电路系统,并简要介绍了该系统的电路结构与电路设计。它主要用于快时间信号的甄别,是为多重核探测器实验系统设计研制的,可以完成多重核探测器系统中核反应事件的判选和符合关系的识别。  相似文献   
53.
兰州重离子加速器冷却储存环外靶实验终端的多丝漂移室通过测量带电粒子的漂移时间得到径迹信息.本文介绍的64通道高精度时间-数字变换模块,采用高密度的连接器和多通道的时间-数字变换芯片HPTDC,模块的数据通过PXI总线传输到计算机,时间精度可达100 ps.  相似文献   
54.
介绍了一种专用集成电路芯片性能测试系统的设计与实现,该芯片适用于构建硅探测器前端读出电子学.描述了测试系统主要硬件电路设计,基于CPLD的快读出控制时序发生模块的实现,利用并口线来模拟I2C总线的方法,系统的调试和主要性能的分析.  相似文献   
55.
基于单元电路复用结构,设计了NIM、ECL、TTL电平多功能适配器,介绍了电路复用结构和单元电路的设计原理.该插件用于核物理实验测量系统中不同逻辑电平的数字信号的适配与转换.  相似文献   
56.
SRAM单粒子效应监测平台的设计   总被引:1,自引:0,他引:1  
SRAM单粒子效应监测平台用于兰州重离子加速器(HIRFL)辐照终端开展单粒子效应实验,采用"承载子板-主控制板-上位机"结构.简要分析了SRAM单粒子效应产生机理,详细描述了该平台的硬件系统、软件系统和性能指标.重离子辐照实验中,该平台多次检测到IDT71256发生单粒子翻转和单粒子闩锁,实验结果与理论分析的结论基本一致.  相似文献   
57.
依托中国科学院近代物理研究所的重离子冷却储存环HIRFL-CSR,研制出了肿瘤组织诊断用对扇形正电子断层影像)装置.将简要介绍为其研发的后继电子学处理系统.该系统主要由放大,甄别,多路符合,输出延时可调,输出脉宽调节等电路构成.该系统具有定时精确、结构紧凑、体积小等特点.  相似文献   
58.
介绍了一种最近研制成功的多路小幅度信号处理快电子学逻辑插件,它可接收≥40mV的小幅度输入信号而产生32路标准ECL互补输出逻辑信号。该插件的输出信号主要用作QDC的门控信号。该插件还具有多路触发鉴别功能。该插件的研制成功为重离子核物理实验高速、高密度、高稳定性多参数数据获取提供了良好的基础。  相似文献   
59.
半导体集成电路(Integrated Circuit,IC)在辐射环境中,容易受到单粒子效应(Single Event Effect,SEE)的影响而发生故障。为了测试集成电路的SEE敏感性,验证SEE加固方法,设计了一套SEE测试系统。介绍了SEE测试系统控制程序的设计。控制程序采用引导式的流程管理,可扩展的待测器件信息管理,多线程数据采集和处理方法以及可靠的数据接收方法等多种设计方法,提高了程序的运行效率,保证了实验数据接收和处理的实时性和可靠性,良好地支撑了SEE测试系统的运行工作。  相似文献   
60.
为了改善星载粒子探测装置异步收发器的抗单粒子翻转性能,提出了一种基于Actel Flash FPGA的解决异步收发器抗单粒子翻转和传输过程中检错和纠错问题的高可靠设计方案。基于Actel公司的Pro ASIC Plus系列APA600 FPGA,采用汉明码(Hamming Code)和三模冗余(Triple Modular Redundancy,TMR)法相结合的方式对异步收发器进行容错设计,实现了一种新型的抗单粒子翻转电路。对于发送器模块,首先数据处理单元把发送的数据送到编码器中完成汉明码编码,之后将编码完成的数据分别发送给多数表决器中来表决得到数据送入串行发送器中,最后将并串转换的数据发送出去。对于接收器模块,通过串行接收器对接收数据进行串并转换,并将转换后的并行数据送入解码器,解码器对接收到码字进行译码,得到最终的信息数据。对设计进行误差注入仿真测试,结果表明所设计的容错异步串行收发器能够有效地容错,可以非常方便地应用到航空航天等辐射环境中,实现高可靠的系统设计。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号