全文获取类型
收费全文 | 63篇 |
免费 | 8篇 |
国内免费 | 7篇 |
专业分类
电工技术 | 17篇 |
综合类 | 9篇 |
化学工业 | 2篇 |
金属工艺 | 2篇 |
机械仪表 | 3篇 |
建筑科学 | 9篇 |
能源动力 | 1篇 |
轻工业 | 5篇 |
水利工程 | 3篇 |
石油天然气 | 4篇 |
武器工业 | 2篇 |
无线电 | 7篇 |
一般工业技术 | 5篇 |
原子能技术 | 1篇 |
自动化技术 | 8篇 |
出版年
2024年 | 7篇 |
2023年 | 10篇 |
2022年 | 13篇 |
2021年 | 11篇 |
2020年 | 13篇 |
2019年 | 5篇 |
2018年 | 1篇 |
2016年 | 1篇 |
2014年 | 2篇 |
2013年 | 5篇 |
2012年 | 1篇 |
2011年 | 1篇 |
2010年 | 1篇 |
2004年 | 4篇 |
2001年 | 1篇 |
1984年 | 1篇 |
1980年 | 1篇 |
排序方式: 共有78条查询结果,搜索用时 15 毫秒
31.
32.
33.
为解决我国丘陵山地等地区青饲料机械化收获的难题,以适用于丘陵、山地和小地块,作业范围广为目标,提出了一种自走履带式青饲料收获机设计方案。重点分析结构设计及原理的合理有效性,设计最大行进速度2 m/s,最大爬坡角度15°,田间试验表明,其生产率可达11.99 t·h-1,标准草长率为86.14%,割茬高度为125.98 mm,收获损失率为2.76%,此机在安全性、可靠性、适应性等方面达到设计要求,满足生产作业需求,解决了丘陵山地等地区青贮饲料收获难题,为青贮饲料收获机的进一步优化提供数据参考和技术支持。 相似文献
34.
西北地区风光资源丰富,但由于新能源电站之间配合形式单一且未充分利用需求侧资源,弃风、弃光问题依然严重。针对这一问题,该文首先通过电转热环节将风光电站与光热电站储热系统结合,给出风–光–光热联合发电系统框架与原理。其次,引入价格型需求响应,在考虑综合成本最优的前提下兼顾系统的不确定性,构建计及价格型需求响应的风–光–光热联合发电系统日前优化调度模型。最后,在IEEE 30节点系统中进行算例仿真。算例结果证明,所提调度策略在满足电网安全运行的前提下,能够有效结合源–荷两侧进行优化调度,提高风光消纳能力的同时降低了系统的综合成本。 相似文献
35.
36.
内容简介 大卫·诺瓦克。一名在23个州“流离失所”的小男孩。成长为百胜集团现任CEO。他出身贫寒,没有MBA学历,临危受命接管百胜集团,克服重重困难力挽狂澜。 相似文献
37.
为解决西北地区大规模风电接入下系统弃风限电问题,提出一种考虑源–荷多时间尺度协调优化的大规模风电接入多源电力系统调度策略,该策略通过协调调度源侧常规火电机组、光热(concentrated solar power,CSP)电站与风电出力以及荷侧各类需求响应(demand response,DR)资源调用计划,在促进系统风电消纳的同时提高了系统运行经济性。首先,根据响应速度的不同对DR资源进行分类;然后,综合考虑CSP电站的能量时移特性与快速调节能力以及DR资源的多时间尺度特性,以系统运行成本以及弃风惩罚成本最低为目标,构建了源–荷多时间尺度协调调度模型。IEEE-30节点算例结果表明所提出的调度策略能够协调优化源–荷侧可调节资源,有利于提高系统风电消纳能力并改善系统运行经济性。
相似文献38.
崔杨;张家瑞;仲悟之;王茂春;赵钰婷 《中国电机工程学报》2020,(20):6482-6494
风电出力的随机性与波动性导致系统旋转备用成本增加,进而加剧了弃风限电现象,这一问题在西北地区尤为严重。为优化系统风电消纳能力的同时降低旋转备用成本,该文构建了含储热光热电站与风电系统日前优化调度模型。在含储热光热电站与风电联合并网的基础上,采用电加热装置将多余风电转换为热能存储于光热电站的储热系统中,最终实现电加热装置、光热电站与火电机组共同提供系统旋转备用。该模型综合考虑系统发电收益与系统综合成本,通过多场景分析兼顾风电、直接光照强度预测的不确定性,以系统净收益最大为目标,优化求解系统最优旋转备用容量与分配计划以及日前调度计划。采用西北地区实测数据并结合IEEE-30节点系统进行算例分析,结果表明所提调度策略能够在降低系统旋转备用成本的同时提高风电消纳能力以及CSP电站的调度灵活性,最大化系统净收益。 相似文献
39.
随着大面积气体电子倍增器——时间投影室探测器的不断发展,其对读出电子学的密度和集成度要求越来越高。基于180 nm的CMOS工艺设计完成了一款10 bit、20 MSPS的逐次逼近寄存器型模数转换器原型芯片。利用该芯片结合模拟前端模块和数字信号处理器,可实现全数字化的前端读出专用集成电路用于GEM-TPC的读出。该ADC主要由DAC模块、动态比较器模块、异步时钟生成模块和SAR逻辑模块构成。仿真结果表明,输入信号频率为1.836 MHz时,ENOB为8.61 bit,内核功耗约为3.3 mW/Ch。 相似文献
40.
基于GF 0.18 um CMOS工艺,设计并实现了ASIC芯片中的重要组成部分?阈值产生与调节电路,包括DAC模块和基于SPI慢控接口模块的控制模块。为了有效减少ASIC芯片版图面积、降低功耗,同时提高调节精度,提出通过组合高、低两个4位的DAC实现一个8位DAC的阈值调节,其中多个通道复用一个高4位DAC进行阈值粗调,每通道各自包含一个低4位DAC进行阈值细调。SPI慢控接口模块不仅实现对8位DAC输入的控制来调节触发阈值,还能够控制前放的增益和成型时间的档位。测试结果表明:DAC模块的DNL<0.10 LSB;INL<0.18 LSB;阈值粗调范围约为900 mV;阈值细调范围约为60 mV,精度误差小于7%,可满足ASIC芯片中的甄别器对阈值调节的需求。 相似文献