排序方式: 共有27条查询结果,搜索用时 0 毫秒
21.
22.
目标航迹滤波算法的实现通常是在PC机上通过软件实现滤波,滤波等待时间为毫秒级,且需要的设备量体积大。为了缩短滤波等待时间,减小设备体积,以工程实现为目标,以经典航迹滤波算法为基础,提出了一种新的算法硬件解决方案。目标航迹滤波由嵌入式DSP实现,再通过FPGA局部总线实时上传。经实践验证该方法实现的目标航迹滤波在系统时钟为40 MHz的情况下,DSP滤波网络等待时间仅为1.475μs。 相似文献
23.
提出了0QPSK调制器的全数字实现方案,基于DSP Builder完成了方案的建模仿真并进行了硬件验证,实验表明,所设计的调制器工作稳定、可靠,达到设计要求. 相似文献
24.
行车取力发电技术的核心问题是如何实现液压泵控马达系统输出转速恒定.而由变量泵一定量马达组成的液压变转速泵控马达系统输出转速存在非线性波动现象,为实现其恒转速输出,提出一种以基于转速偏差的指数函数为参数的非线性PID控制算法.该指数函数实质是一种新型、具有自动修正功能的非线性函数,能反映PID控制器各参数的变化规律.利用FPGA完成非线性PID算法的硬件实现,采用“FPGA+ SOPC架构”技术设计了泵控马达恒转速输出控制系统.实验结果表明,在系统负载突变工况下,泵控马达系统输出瞬间转速波动量最大为80 r/min,瞬时超调量小于3.5%,调节时间不超过2.8s,发电参数达到了国家三类发电要求. 相似文献
25.
针对普通线性反馈移位寄存器(LFSR)产生的序列的线性复杂度太小,难以经受线性逼近攻击的问题;在详细研究序列密码设计理论的基础上,对常规LFSR进行了改进,提出了基于FPGA的利用3个改进型LFSR进行非线性组合构成一个序列生成器的方法,并用DSP Bullder完成了系统的总体设计,调用Quartus Ⅱ进行综合和仿真,最后下载到EP2C35F672C6中进行实测验证;软件仿真和实测结果均表明这种序列生成器产生的序列密码具有很高的强度和抗破译能力. 相似文献
26.
27.