首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   86575篇
  免费   6271篇
  国内免费   2946篇
电工技术   4353篇
技术理论   9篇
综合类   4649篇
化学工业   15525篇
金属工艺   4454篇
机械仪表   5232篇
建筑科学   7029篇
矿业工程   1987篇
能源动力   2482篇
轻工业   4927篇
水利工程   1449篇
石油天然气   4547篇
武器工业   488篇
无线电   10451篇
一般工业技术   11308篇
冶金工业   4687篇
原子能技术   831篇
自动化技术   11384篇
  2024年   325篇
  2023年   1319篇
  2022年   2284篇
  2021年   3121篇
  2020年   2339篇
  2019年   2034篇
  2018年   2263篇
  2017年   2520篇
  2016年   2364篇
  2015年   2945篇
  2014年   4021篇
  2013年   5074篇
  2012年   5247篇
  2011年   5525篇
  2010年   4903篇
  2009年   4720篇
  2008年   4466篇
  2007年   4404篇
  2006年   4651篇
  2005年   4134篇
  2004年   2785篇
  2003年   2497篇
  2002年   2192篇
  2001年   2019篇
  2000年   2282篇
  1999年   2561篇
  1998年   2387篇
  1997年   1887篇
  1996年   1746篇
  1995年   1447篇
  1994年   1218篇
  1993年   880篇
  1992年   655篇
  1991年   543篇
  1990年   409篇
  1989年   368篇
  1988年   318篇
  1987年   175篇
  1986年   165篇
  1985年   113篇
  1984年   98篇
  1983年   64篇
  1982年   60篇
  1981年   54篇
  1980年   38篇
  1979年   32篇
  1978年   13篇
  1977年   33篇
  1976年   16篇
  1975年   15篇
排序方式: 共有10000条查询结果,搜索用时 15 毫秒
11.
12.
13.
14.
15.
黄劭刚  张为堂 《自动化仪表》2006,27(12):57-58,62
无刷同步电机的励磁系统对励磁电流的测量是制约该励磁方式发展的一大障碍。设计了一个射频系统可以用来解决同步电机的励磁电流的测量问题。该系统可以方便地检测到同步电机励磁机的整流二极管的工作状态并且可以动态地显示励磁电流,极大地方便了运行人员做出判断,而且结构简单、方便实用。  相似文献   
16.
黄斌  辛红 《自动化博览》2006,23(3):44-46
1概述 近十多年来,随着电力电子技术、微电子技术及现代控制理论的发展,变频调速技术已经广泛地用于交流电动机的速度控制,其最主要的特点是具有高效率的驱动性能及良好的控制特性.它是一种高新技术电力节能装置,它通过改变(降低)电源工作频率,来降低动力设备(电机)的转速,减少设备的输出功率,达到输出功率与工作负荷的最佳匹配,实现节能目的,有效地提高了经济效益和产品质量.几乎可以说,有电动机的地方就有变频器,在一切需要进行速度控制的场合,变频器以其操作方便、体积小、控制性能高而获得广泛应用.  相似文献   
17.
High-performance and power-efficient CMOS comparators   总被引:1,自引:0,他引:1  
Several design techniques for high-performance and power-efficient CMOS comparators are proposed. First, the comparator is based on the priority-encoding (PE) algorithm, and the dynamic circuit technique developed specifically for the priority encoder can be applied. Second, the PE function and the subsequent logic functions are merged and efficiently realized in the multiple output domino logic (MODL) to result in a shortened logic depth. The circuit in MODL CMOS is also compact and power efficient because few transistors are needed. Third, the multilevel look-ahead technique is used to shorten the path of priority-token propagation. Finally, the circuit is realized with a latch-based two-stage pipelined structure, and the comparison function is partitioned into two parts, with each part executed in each half of the clock cycle in a delay-balanced manner. Post-layout simulation results show that a 64-b comparator designed with the proposed techniques in a 3-V 0.6-/spl mu/m CMOS technology is 16% faster, 50% smaller, and 79% more power efficient as compared with the all-n-transistor comparator, which is the fastest among the conventional comparators. Measurement results of the test chip conform with simulation results and prove the feasibility of the proposed techniques.  相似文献   
18.
A 2-GHz direct-conversion receiver for wide-band code division multiple access (WCDMA) is presented. It includes two low-noise amplifiers (LNAs), an I/Q demodulator, and two sixth-order baseband channel select filters with programmable gain. Quadrature local oscillator (LO) signals are generated on chip in a frequency divider flip-flop. An external interstage filter between the LNAs rejects transmitter leakage to relax demodulator linearity requirements. A low-voltage demodulator topology improves linearity as well as demodulator output pole accuracy. The active-RC baseband filter uses a programmable servo loop for offset compensation and provides an adjacent channel rejection of 39 dB. Programmable gain over 71-dB range in 1-dB steps is merged with the filter to maximize dynamic range. An automatic on-chip frequency calibration scheme provides better than 1.5% corner frequency accuracy. The receiver is integrated in a 0.13-/spl mu/m CMOS process with metal-insulator-metal (MIM) capacitors. Measured receiver performance includes a 6.5-dB noise figure, IIP2 of +27 dBm, and IIP3 of -8.6 dBm. Power consumption is 45 mW.  相似文献   
19.
20.
Variable block-size motion estimation (VBSME) has become an important video coding technique, but it increases the difficulty of hardware design. In this paper, we use inter-/intra-level classification and various data flows to analyze the impact of supporting VBSME in different hardware architectures. Furthermore, we propose two hardware architectures that can support traditional fixed block-size motion estimation as well as VBSME with less chip area overhead compared to previous approaches. By broadcasting reference pixel rows and propagating partial sums of absolute differences (SADs), the first design has the fewer reference pixel registers and a shorter critical path. The second design utilizes a two-dimensional distortion array and one adder tree with the reference buffer that can maximize the data reuse between successive searching candidates. The first design is suitable for low resolution or a small search range, and the second design has advantages of supporting a high degree of parallelism and VBSME. Finally, we propose an eight-parallel SAD tree with a shared reference buffer for H.264/AVC integer motion estimation (IME). Its processing ability is eight times of the single SAD tree, but the reference buffer size is only doubled. Moreover, the most critical issue of H.264 IME, which is huge memory bandwidth, is overcome. We are able to save 99.9% off-chip memory bandwidth and 99.22% on-chip memory bandwidth. We demonstrate a 720-p, 30-fps solution at 108 MHz with 330.2k gate count and 208k bits on-chip memory.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号