排序方式: 共有39条查询结果,搜索用时 31 毫秒
31.
针对无限冲激响应(ⅡR)和有限冲激响应(FIR)数字滤波器在对鱼雷电磁引信的接收信号进行窄带滤波时均存在不同程度的缺陷,提出了一种采用Modet组合小波构造带通滤波器的方法.该方法通过合理选择小波参数构造组合小波,可设计出具有零相位漂移、平顶通带和快速衰减过渡带的带通滤波器,同时利用组合小波的虚部是其实部的Hil-bert变换的特征,还可实现信号的包络检波.结合典型的电磁引信目标信号及背景干扰模型.在Matlab仿真环境中对上述方法进行了仿真分析.结果表明,采用Morlet组合小波的方法可在-5 dB的低信噪比的条件下有效滤除背景干扰,并获得精确的目标信号的检波包络,具有良好的应用前景. 相似文献
32.
33.
对鱼雷电磁引信的接收信号进行同步检波处理是识别引信目标信号的包络、频率和相位参数的重要手段,当前的研究方法,因频域检波等方法提取的包络粗糙,且频率和相位识别精度低。为提高识别精度,建立了鱼雷电磁引信的目标信号模型,分析了乘积型和平衡叠加型两种同步检波技术的原理,用Matlab/Simulink仿真环境进行了仿真研究,得到了不同相差和频差条件下的同步检波输出信号,并通过对平衡叠加型同步检波器的一组实验数据进行最小二乘拟合处理,还得到频率特性曲线。上述仿真结果表明,同步检波技术可精确提取鱼雷电磁引信目标信号的包络参数,且频率和相位识别精度高。 相似文献
34.
基于Xilinx FPGA IP CORE的可调正弦信号发生器设计 总被引:1,自引:0,他引:1
针对传统基于FPGA设计直接数字式频率合成器(DDS)的方法存在的代码量且使用较多的FPGA逻辑资源的不足,本文提出了一种基于Xilinx FPGA IP CORE的DDS设计方法,直接调用已封装好的DDS core,无需编写DDS程序代码,只需熟悉core的接口定义和操作方法.实际应用表明,该方法能够大大提高设计效率且使用较少的FPGA资源,可以实现信号频率、相位和幅度的程序控制,输出信号具有失真度低、稳定度好、分辨率高等优点. 相似文献
35.
36.
基于对鱼雷电磁引信辐射场分布特性的分析,探讨了电磁引信被动定位的原理和非线性最小二乘被动跟踪算法,并进行了计算机仿真。 相似文献
37.
38.
39.
TMS320VC5509A的Boot Loader不支持翻页访问外部存储器的功能,无法实现大于16KB的程序自举。为解决这一问题,提出基于VC5509A并行Flash的二次自举方法。采用容量为1MB的Nor Flash芯片S29AL008D作为存储DSP程序的外部存储空间,利用FPGA芯片控制Flash的高位地址线,实现DSP对Flash的翻页访问。介绍了VC5509A的Boot Loader工作原理,提出编写Second Loader程序实现DSP的二次自举。该方法所采用的硬件架构具有普遍适用性,二次自举方法简单实用,使得VC5509A能够支持大于16KB程序的自举。 相似文献