排序方式: 共有104条查询结果,搜索用时 31 毫秒
51.
为了克服集成电路制造过程中工艺变化引起滤波器中心频率的漂移,设计了一个可编程校准的OTA-C带通滤波器电路.在Top-Down的设计过程中,提出了滤波器电路设计的高层次优化方法,该方法主要包括设计空间的行为描述、约束方程描述、确定优化目标及数学求解得到较优的设计.利用该方法设计了光信号处理器中带通滤波器的电路,并且主要优化了传递函数、可编程数字信号宽度及可编程电流源设计等.仿真结果表明,该滤波器的中心频率设计标准值为37.8 kHz,当工艺漂移引起中心频率±50%的变化时,可校准系数变化范围为199%~65.6%,能够满足可编程校准的要求. 相似文献
52.
oroTechnoogymapping,an~tsectionofICde-signcycle,linkstwoendsofICdesign,andbridgesfogicdesignandPhysicaldesign.TeChnofgyInaPpingisusuallydefinedatlogiclevel.ThefollowingaredefinitionsqUotedfiDmreference[l]:GivenateChnologyindePendentmulti-levelfogicstIUctUre,acelllibop,inwhicheachcellimplementSaBooleanfunctionandischaraCterizedbytechnologydata(e.g.tndngconstraintS,fan-outconstIaintS),teChnoogyrnappingistheProCessoftIansfndngthemulti-levellogicstrUctUreintoanedistoflibIarycellswhichre… 相似文献
53.
利用图论及数学规划方法分析并解决有限状态机验证路径的选择优化,提出一种在仿真验证方法中对SOC有限状态机验证路径进行优化的方法.在C*Core提供的验证环境中,对其部分Golden File验证任务的有限状态机进行了优化处理,通过原方案的验证时间的对比,表明了该方法可以使用更短的时间有效解决有限状态机验证问题. 相似文献
54.
55.
56.
57.
58.
Lilac SoC的FPGA实现 总被引:1,自引:0,他引:1
简要介绍了用FPCA实现Lilac SoC设计的意义以及该BoC系统的组成,在此基础上详述了整个FPGA实现流程,给出了流程中关于综合与实现约束问题的描述,并给出了FPCA对系统的验证结果分析。 相似文献
59.
提出了一种基于改进T 算法和回溯法的高速低功耗维特比 (Viterbi)译码器 该译码器采用了并行和流水结构以提高速度 ,减少了加 比 选模块中不必要的操作 ,并在回溯过程中采用了幸存路径复用的方法 ,为利用时钟关断技术降低系统功耗提供了可能 利用 0 2 5 μmCMOS工艺 ,成功地设计并实现了 (2 ,1,7)Viterbi译码器 ,其电路规模约为 5万等效门 ,芯片内核面积为 2 18mm2 ,译码速度可达 10 0MHz,而译码延迟仅为 32个时钟周期 ,可用于高速数字通信系统如DTV或HDTV等场合中 相似文献
60.
VHDL—AMS语言为模拟和混合信号系统设计提供了统一的建模和模拟方法.介绍了VHDL—AMS语言支持的建模特征和基本语法元素,分析了基于该语言的模拟及混合信号系统建模方法方面的问题,包括模拟系统的守恒系统建模方式和信号流建模方式、系统方程与变量的对应关系以及混合信号机制.通过实例分析,验证了VHDL-AMS语言的功能和文中的建模方法. 相似文献