排序方式: 共有50条查询结果,搜索用时 15 毫秒
11.
针对伪固定频率自适应导通时间控制器频率特性差与输出纹波大的问题,提出了一种新颖的内部补偿改进方案。一方面通过在内部导通时钟电路中加入校正补偿方案,提高了系统开关频率的稳定性;另一方面在每次高端功率管导通时,在基准上开始叠加与开关周期呈正比的斜坡补偿信号,并在同步续流管关断时,使叠加信号复位,降低了输出反馈端对纹波的要求。该设计方案已在一款基于0.5μm BCD工艺的单片DC-DC控制器芯片中得到验证,测试结果显示,系统工作频率稳定在400kHz,随输入输出电压变化小于5%。负载电流从0~6A的突变中,输出电压的上升与下降沿的跳变小于70mV,且稳定后的纹波小于20mV。 相似文献
12.
SoC中跨时钟域的信号同步设计 总被引:1,自引:0,他引:1
多时钟域的处理是系统级芯片(SoC)设计中的一个重要环节。如果对其中出现的特殊问题估计不足,将对设计造成灾难性后果。数据跨时钟域传输时如何保持系统的稳定,顺利完成数据的传输是每个设计者都需要关注的问题。在此讨论了在多时钟域中异步信号带来的亚稳态及对整个电路性能和功能的影。针对单一信号的异步传输,在已有的双触发器构成的同步器的基础上提出了4种同步单元:脉冲到脉冲的同步、脉冲到电平的同步、电平到电平的同步,电平到脉冲的同步。值得强调的是这4种同步器都对异步时钟频率没有大小关系的限制。并且给出了4种同步器的电路结构图并进行了实现,使得数据传输更加稳定可靠。 相似文献
13.
随着集成电路进入SoC(System-on-Chip)时代,IP复用在SoC系统设计、集成过程中不可避免,不同IP核与总线之间的接口差异已经成为IP复用的主要障碍.通过研究各种IP核的总线接口特征,本文设计实现了一种面向AHB总线从单元的可复用接口,通过硬件和软件两个层次的配置,该接口可满足某一具体外设对接口的要求.目前该接口模块已成功应用在三角函数、UART、CAN等外设的集成中. 相似文献
14.
CMOS标准单元后仿真及其时序信息的建立 总被引:1,自引:0,他引:1
时序信息是标准单元特征化参数的重要组成部分.针对全定制标准单元的版图,在进行LVS验证之后,采用寄生参数提取工具对其进行晶体管级的寄生参数提取,得到单元内部的详细寄生电容和电阻值.提出了一种建立标准单元时序信息的方法,并以一个具体标准单元为例对其进行了版图后仿真,结果表明该法行之有效. 相似文献
15.
16.
A novel structure of a phase-locked loop(PLL) characterized by a short locking time and low jitter is presented,which is realized by generating a linear slope charge pump current dependent on monitoring the output of the phase frequency detector(PFD) to implement adaptive bandwidth control.This improved PLL is created by utilizing a fast start-up circuit and a slope current control on a conventional charge pump PLL.First,the fast start-up circuit is enabled to achieve fast pre-charging to the loop filter... 相似文献
17.
18.
为了满足航天星载系统中音视频、图像等多样化、复杂化业务数据的无冲突高速传输,以及满足控制信息的实时处理,并实现星载系统SpaceWire-SpaceFibre网络构建,提出了一种支持服务质量(QoS)特性的SpaceFibre接口设计与实现方案。该SpaceFibre接口支持SpaceFibre协议和SpaceWire包层协议,支持带宽预留、优先级和时隙调度QoS机制配置,支持64个时隙和系统时隙同步更新,可同时支持4种业务数据的无冲突和确定性传输,带宽利用率达90%以上。 相似文献
19.
文中提出了一种基于AHB总线接口的可重用性验证环境的实现方法.该方法是基于Verisity的eRM(eReused Methodology),通过增加配置的环境变量和eVC文件,并利用脚本自动化生成验证的基本框架,在验证不同的设计时只需根据实际协议扩展该基本验证环境框架即可.实现了各种基于AHB总线接口的验证环境的可重用性,提高了验证效率. 相似文献
20.
两种功率MESFET的Ids模型的比较及修正 总被引:1,自引:1,他引:0
通过对两种常用FET的Ids与偏置之间函数关系模型比较,且根据实际中存在的问题,对这两种模型进行了修正,通过比较,确定了其中的一种修正方法是最为明确的,用修正的模型作为实际电路的模型。 相似文献